唐 琦,徐宏杰,郭耀儀
摘 要:偏振控制器廣泛應用于光纖通信和傳感領域,研制具有高性價比的偏振控制器配套驅動電路是必要的。運用邦加球圖示法,分析光纖擠壓型動態(tài)偏振控制器(DPC)的工作原理。以某種偏振度(DOP)測試系統的硬件為實驗平臺,介紹基于直接數字頻率合成(DDS)技術和FPGA的動態(tài)偏振控制器驅動電路的工作原理、系統結構及軟、硬件設計。實驗測試結果表明,該設計實現了驅動電路的預期目標,產生了4路具有頻率可調,相位噪聲低等優(yōu)點的正弦驅動信號。該驅動電路與傳統實現方式相比,具有輸出信號穩(wěn)定,控制靈活,實用性和性價比高等優(yōu)點。
關鍵詞:偏振控制器;DDS技術;FPGA;驅動電路
中圖分類號:TN710文獻標識碼:A
文章編號:1004-373X(2009)12-010-03
Research on Drive Circuit of Dynamic Polarization Controller Based on DDS Technique
TANG Qi,XU Hongjie,GUO Yaoyi
(School of Instrument Science and Optical-Electronics Engineering,Beijing University of Aeronautics and Astronautics,Beijing,100083,China)
Abstract:Polarization controller has been widely used in the fields of fiber transmission and transducer,and it is necessary to study on its assorted drive circuit with high price-to-performance ratio.The operating principle of fiber squeezer Dynamic Polarization Controller (DPC) is analyzed by using the Poincaré sphere.The basic principle is introduced,features and the performance of driving circuit of dynamic polarization controller based on Direct Digital frequency Synthesis (DDS)technology and FPGA by using the hardware of a measurement system Degree of Polarization (DOP) as the experimental platform.The results of testing show that the design of driving circuit can generate 4 Sine waves with some advantages such as convenience for changing frequency and reducing phase noise and the anticipative goal is achieved.Compared with general methods,the output waveform of the signal is stable,firm and flexibly controllable and the design has high practicability and excellent price-to-performance ratio.
Keywords:polarization controller;DDS technique;FPGA;drive circuit
0 引 言
偏振控制器是一種重要的光器件,在光纖通信和傳感領域都有著廣泛的應用。在光纖通信系統中,準確地控制光纖中的偏振態(tài),關系著系統的穩(wěn)定性和數據傳輸的誤碼率[1]。然而在消偏型光纖陀螺中,準確測量光的偏振度也是保證光纖陀螺精度的有效措施。因此,偏振控制器(PC)作為一種改變輸入光偏振態(tài)的光器件是不可缺少的一種偏振控制器件,在PMD動態(tài)補償、偏振度(DOP)測試等方面發(fā)揮著重要的作用。
但是在實際運用中,偏振控制器的半波電壓與廠家給出的標稱值并不完全一致,導致了使用的不便。因此在使用時需要有與之配套的驅動電路[2]。但是,許多廠家并不提供配套的驅動電路,即使提供,價格也昂貴,在實際工程開發(fā)中不能達到最佳性價比。因此,自主研制DPC的驅動電路是很有必要的。
本文以光纖擠壓型偏振控制器為研究對象,運用邦加球圖示法分析了其工作原理,并介紹基于DDS技術和FPGA的動態(tài)偏振控制器驅動電路的工作原理、系統結構及軟、硬件設計。測試結果表明,設計實現了驅動電路的預定功能,生成了4路頻率幅值均可調的正弦驅動信號。
1 DPC的工作原理
這里研究的光纖擠壓型偏振控制器,其內部結構如圖1所示。它由4個壓電陶瓷光纖擠壓器(稱為擠壓器F1,F2,F3,F4)組成,其方位角分別為0°,45°,0°,45°,各擠壓器對應的驅動電壓為V1,V2,V3,V4。分別在4個擠壓器上加電壓信號驅動,產生相應的壓力擠壓光纖,形成線性雙折射,改變入射光波的相位差,從而實現任意偏振態(tài)轉換[2]。
由文獻[3-5]和上述偏振控制器內部結構,可將擠壓器中的四段光纖(分別稱為d1,d2,d3,d4)看成不同方位角的相位延遲器。
(1) d1,d3可看成方位角為零的相位延遲器,只改變輸入光的相位延遲而不改變其偏振方向[5],在邦加球上表現為輸入偏振態(tài)繞S1軸的旋轉。
(2) d2,d4可看成方位角為45°的相位延遲器[5],也即旋光器和相位角為零的相位延遲器的合成,不僅改變輸入光的相位延遲,也改變其偏振方向,其偏振態(tài)變換在邦加球上表現為繞S2的旋轉。
圖1 光纖擠壓型偏振控制器內部結構
圖2為d1,d2,d3,d4對偏振態(tài)變換在邦加球上的顯示。如圖2所示,在邦加球上,隨所加電壓的變化,d1或d3的輸出光起始偏振態(tài)S繞S1軸順時針旋轉。d2,d4的輸出光偏振態(tài)S′隨所加電壓變化在邦加球上繞S2軸逆時針旋轉。
圖2 光纖擠壓器偏振態(tài)隨電壓變化的邦加球示意圖
由此可知,只要輸入光的偏振態(tài)與F1和F2的方向都不垂直,則輸入光的偏振態(tài)都可以通過操作至少2個擠壓器改變到任意一個偏振態(tài)。
2 DPC的驅動電路設計
DPC驅動電路的設計基于DDS技術[6],系統主要由Xilinx Spartan-3系列FPGA、數/模轉換器LTC1668及寬帶放大器LT1812組成。
2.1 DDS的基本原理
DDS的基本原理是基于采樣定理。將相位累加器輸出的相位碼通過查表法映射成波形幅度碼,經模/數轉換和低通濾波后產生波形[7],其框圖如圖3所示。它主要由參考時鐘fref、相位累加器、相位寄存器、波形存儲器、數模轉換器及低通濾波器等部分構成。
DDS工作時,它將在時鐘脈沖的控制下,對頻率控制字F用累加器進行處理,以得到相應的相位碼;然后由相位碼尋址波形存儲器進行相位碼——幅度編碼變換后輸出不同的幅度編碼;再經過數模轉換器和低通濾波器處理,即可得到由頻率控制字決定的連續(xù)變化的輸出波形[8]。
圖3 DDS基本原理框圖
2.2 硬件組成
DPC的驅動電路是基于偏振度測試系統平臺(見圖4)研制的。DPC用于將輸入光擾偏后輸出,再經檢偏器和探測器將光強信息轉化為數字量送入FPGA,FPGA對數據進行處理后再對DPC的驅動電壓做出調整并輸出,以達到完全擾偏的目的。
圖4 偏振度測試系統平臺
要實現完全擾偏,也即是讓輸入偏振態(tài)在一定時間內遍歷各個偏振態(tài)[9]。根據DPC的工作原理及實驗嘗試,測試系統使用4路正弦信號同時驅動4個光纖擠壓器。根據DPC自身性質[10],所需提供電壓最大值應小于2 V,正弦波頻率應小于2 000 Hz。因此,驅動電路需要提供4路大于零的正弦波驅動信號,其峰值應小于2 V,且正弦波頻率各不相等,均小于2 000 Hz。
驅動電路的硬件結構如圖5所示,4路電壓驅動設計均相同。采用16位高精度數/模轉換器LTC1668,將FPGA輸出的數據轉換為模擬電流,再經運放LT1812將電流轉換為電壓。
圖5 驅動電路的硬件結構組成
LTC1668工作在±5 V雙極性電壓供電情況下,其參考電壓由內部提供,輸出采用單端電流輸出模式。寬帶放大器LT1812完成電流-電壓轉換,最終輸出符合要求的正弦信號。
2.3 軟件設計
FPGA是驅動電路的控制核心。FPGA接收ADC轉換的光強信息數據,并傳送給DSP;再根據DSP計算所得的數據(即正弦驅動信號的頻率f)判斷是否符合要求,若符合要求則進入DDS子模塊,得到幅度碼并發(fā)送給LTC1668,以輸出需要的正弦波。FPGA主模塊流程圖如圖6(a)所示。
進入DDS子模塊后,由DDS基本原理,可計算出相位步進n:
n=fo×216/fref
式中:fo是輸出頻率;fref為DDS參考時鐘頻率,由FPGA將晶振輸入時鐘經內部鎖相環(huán)分頻后產生。
由相位步進累加可得到相位碼,再尋址波形存儲器即可完成相位——幅度轉換,得到相應的幅度碼,輸出給主模塊。由于驅動信號為正弦波,波形存儲器直接調用FPGA內部模塊sin_cos_lookup_table,輸入與輸出數據位寬均為16位。DDS子模塊流程圖如圖6(b)所示。
圖6 軟件流程圖
2.4 實驗測試結果
實驗時設定4路正弦驅動信號V1,V2,V3,V4的頻率分別為f1=2 000 Hz,f2=1 000 Hz,f3=1 800 Hz,f4=1 500 Hz。
示波器上觀測的波形如圖7所示。
波形使用雙通道示波器觀測,2通道探頭設置為10檔。從圖7中可以看出,輸出波形較為穩(wěn)定。如果在FPGA程序內增大sin_cos_lookup_table模塊的輸入數據位寬,也即增大采樣點數,可以得到精度更高的輸出波形。
圖7 示波器上觀測到的波形圖
3 結 語
動態(tài)偏振控制器目前廣泛應用于光纖通信和傳感領域,是一種重要的偏振控制器件。分析動態(tài)偏振控制器的工作原理,并以光纖擠壓型偏振控制器為研究對象,設計了基于DDS技術和FPGA的調制電路,該設計以偏振度測試系統為實驗平臺。實驗測試結果表明,所設計的調制電路能夠輸出4路頻率可調的正弦信號,輸出信號穩(wěn)定,控制靈活,工作性能可靠。該方法思路簡單,采用Verilog語言設計并調用FPGA內部模塊,設計靈活透明,且外圍電路較為簡易,具有良好的實用性和性價比。
參考文獻
[1]Steve Yao.Polarization in Fiber System:Squeezing out More Bandwidth[EB/OL].http://generalphotonics.com/pdf/PSReprint.pdf,2007.
[2]王倩,朱俊,何廣強,等.動態(tài)偏振控制器驅動與性能監(jiān)控系統設計[J].光電子?激光,2007,18(10):1 176-1 179.
[3]廖延彪.偏振光學[M].北京:科學出版社,2003.
[4]廖延彪.光纖光學[M].北京:清華大學出版社,2000.
[5]張嵐.電控晶體偏振控制器分析與研究[J].光子技術,2006(3):144-149.
[6]楊威,左月明,劉洋,等.利用FPGA實現DDS信號發(fā)生器的研究[J].山西農業(yè)大學學報,2007,27(3):329-332.
[7]施羽暇,呂威,李一晨.基于DDS技術的正弦信號發(fā)生器設計[J].信息技術,2007(1):14-16.
[8]陳永泰,潘志浪.基于FPGA的DDS信號源設計[J].電子元器件與應用,2007,9(9):45-47.
[9]陰亞芳,方強,劉毓.偏振度測試方法的研究[J].光通信研究,2005(4):68-70.
[10]General Photonics Corporation.Integrated PolaRITETM Ⅱ/Ⅲ Polarization Controller Operation Manual[Z].2006.