鐵奎,黃武
(中國電子科技集團公司第四十一研究所 安徽 蚌埠 233006)
任意波形發(fā)生器(AWG)是一種[1]將想要產(chǎn)生的任意波形下載到儀器所帶的存儲器中,能存儲實際的波形和形成這些波形所需的波形序列指令的信號發(fā)生器,改變波形數(shù)據(jù)可以產(chǎn)生任意波形。它不僅能產(chǎn)生正弦波[2]、鋸齒波、三角波等常規(guī)波形,也可以產(chǎn)生多種調(diào)制,如:調(diào)頻[3]、調(diào)幅、調(diào)相和脈調(diào)等。而且可以通過計算機軟件實現(xiàn)波形的編輯,從而產(chǎn)生用戶所需要的各種任意波形。
作為任意波形發(fā)生器的一種設(shè)計方法,DDS基本構(gòu)成如圖1所示,主要由相位累加器、波形RAM、DAC以及低通濾波器等模塊組成。首先輸入頻率控制字,經(jīng)過相位累加器輸出相位信息,波形查找表根據(jù)相位信息進行相位-幅度轉(zhuǎn)換,得到的波形數(shù)據(jù)經(jīng)過D/A和低通濾波后形成模擬波形信號。
輸出波形頻率fo和頻率控制字K、相位累加器位數(shù)n和取樣時鐘fc的關(guān)系為:
圖1 DDS基本構(gòu)造流程Fig.1 Basic configuration flow of DDS
由公式1可知,基于DDS技術(shù)的任意波形發(fā)生器輸出信號的最高頻率由相位累加器、波形RAM和D/A轉(zhuǎn)換器三個模塊工作速率決定。當存儲芯片的存儲深度一定,即累加器位數(shù)n一定時,輸出信號頻率fo由頻率控制字K和采樣時鐘共同影響,且與這二者乘積成正比關(guān)系:
相位累加器以頻率控制字K為輸入進行累加,其輸出為對波形數(shù)據(jù)RAM進行采樣所需的地址信號,輸入和輸出的速率均由時鐘控制。不難理解,采樣時鐘fc的上限即為波形數(shù)據(jù)RAM的最高讀取速率,當采用的RAM芯片最高讀取頻率一定時,fc的最大值已經(jīng)確定,由公式(2)可知,這時要想提高fo的值,必須從K值著手。當K越大時,一個波形中被采樣的點數(shù)就越少。根據(jù)奈奎斯特采樣定理
即一個完整波形中至少要采樣兩個離散波形數(shù)據(jù),才能保證在后續(xù)處理中完整的重現(xiàn)這個信號,因此K值的增大是有上限的。
采用DDS技術(shù)設(shè)計的任意波形發(fā)生器具有[4]頻率分辨率高、頻率跳變時相位連續(xù)、實現(xiàn)方便等優(yōu)點,但也存在不足。首先是當累加相位步進較大時,輸出波形容易產(chǎn)生抖動;其次由于DDS技術(shù)只是抽取波形存儲器中的部分數(shù)據(jù),因此輸出波形會產(chǎn)生一定的失真。
任意波形發(fā)生器的另外一種設(shè)計原理如圖2所示,其工作原理是[5]利用軟件產(chǎn)生波形數(shù)據(jù)下載到存儲器中,通過時鐘計數(shù)器累加來改變尋址電路的輸出地址,計數(shù)器逐個掃描波形存儲器的每一個地址直到存儲器的末端,地址中的波形數(shù)據(jù)被送到D/A轉(zhuǎn)換器將數(shù)字信號轉(zhuǎn)換為模擬信號,而后輸出信號經(jīng)過低通濾波器對信號的電平階躍進行平滑處理得到需要的波形。在這種設(shè)計方案中,所有存儲器中的波形數(shù)據(jù)都被送入D/A轉(zhuǎn)換器中,所以失真較小。但要全部輸出存儲器中的波形數(shù)據(jù)內(nèi)容,并且輸出信號的頻率任意可變,那么采樣時鐘的頻率就需要可編輯,這點與DDS構(gòu)成的波形發(fā)生器有著明顯的區(qū)別。采用該設(shè)計方案的任意波輸出頻率[6]:
圖2 軟件產(chǎn)生任意波原理Fig.2 Principle of generate arbitrary waveform by software
式中fs為采樣時鐘頻率。使用該設(shè)計方案的電路結(jié)構(gòu)簡潔,能夠輸出的波形比較復雜,對于用戶可任意編輯的波形發(fā)生器最為適合。
圖3表示了任意波形發(fā)生器的硬件原理框圖。對于正弦波、方波、三角波等普通波形,采用直接數(shù)字頻率合成(DDS)技術(shù)來設(shè)計,這是基于幅度和相位的映射關(guān)系,通過改變頻率控制字來改變相位累加器的步進量,求和后的相位在固定采樣時鐘下取樣,得到同相位序列對應的幅度序列,幅度序列再通過D/A轉(zhuǎn)換就可以得到模擬信號輸出。通過頻率控制字進行相位累加來控制頻率,在相位和幅度的對應關(guān)系中,通過改變存儲器中的波形數(shù)據(jù)就可以選擇各種波形(包括正弦波、三角波、鋸齒波等)。AM調(diào)制的過程在數(shù)學上可以描述為載波信號與調(diào)制信號在時域上的乘積,在實現(xiàn)過程中調(diào)幅深度可以表述為調(diào)制信號與載波信號幅度峰-峰值的相對大小,因此可以通過調(diào)整調(diào)制信號幅度的峰-峰值就可以控制調(diào)幅深度。FM調(diào)制的原理是基于調(diào)制信號幅度與載波信號頻率的對應關(guān)系,因此只需要把調(diào)制信號幅度疊加到載波信號的頻率控制字上,就可以實現(xiàn)FM調(diào)制,在實現(xiàn)過程中其頻偏是由調(diào)制信號幅度的峰-峰值決定。
圖3 硬件電路設(shè)計原理Fig.3 Design principle of hardware circuit
對于較為復雜的波形,硬件電路由取樣時鐘發(fā)生器、尋址發(fā)生器、RAM存儲器、高速D/A、波形數(shù)據(jù)產(chǎn)生軟件和數(shù)據(jù)導入接口等組成。它的工作原理是通過計算機軟件將要產(chǎn)生的波形數(shù)據(jù)存入RAM存儲器中,然后通過尋址發(fā)生器改變RAM存儲器的地址,逐個掃描存儲器的地址直到RAM存儲的末段。每個地址對應的波形數(shù)據(jù)被送入高速D/A,輸出信號經(jīng)過重建濾波后放大輸出。任意波信號產(chǎn)生的質(zhì)量由D/A采樣率、垂直分辨率、波形存儲深度、采樣時鐘信號質(zhì)量等多種因素決定,而且整體人機交互軟件的設(shè)計決定了使用的方便性和功能的完備性。
目前,任意波形發(fā)生器的發(fā)展趨勢是硬件[7]模塊化、通用化、平臺化,利用軟件無線電來形成各種復雜調(diào)制信號。一方面在頻響、雜散、諧波、數(shù)據(jù)交換速度、連續(xù)轉(zhuǎn)換速率、動態(tài)范圍等硬件指標[8]上更加精益求精;另一方面在數(shù)據(jù)編碼、數(shù)字濾波、FFT或IFFT變換、數(shù)字加噪、信號模擬、電平幅度、輸出方式等軟件處理方面更加集成,在統(tǒng)一軟件視窗中通過點選或菜單選擇的方式靈活形成各種信號。文中講述的任意波形發(fā)生器就采用模塊化硬件和集成軟件來實現(xiàn),在統(tǒng)一數(shù)據(jù)接口的情況下,軟硬件可以分開來并行設(shè)計,使得AWG的研制更加專業(yè)化,以提高AWG的性能和指標。
[1]萬書芹,陳宛峰,黃嵩人,等.基于改進CORDIC算法實現(xiàn)高速直接數(shù)字頻率合成器[J].儀器儀表學報,2010,31(11):2586-2590.WAN Shu-qin,CHEN Wan-feng,HUANG Song-ren,et al.Accomplish rapid DDS based on improved CORDIC algorithm[J].Journal of Apparatus and Instrument,2010,31(11):2586-2590.
[2]姚亞峰,付東兵.基于CORDIC改進算法的高速DDS電路設(shè)計[J].華中科技大學學報,2009,37(2):25-27.YAO Ya-feng,F(xiàn)U Dong-bing.Circuit design of rapid DDS based on improved CORDIC algorithm[J].Journalof Huazhong University of Science and Technology,2009,37(2):25-27.
[3]李江南.基于DDS任意波形發(fā)生器的研究 [J].海軍航空工程學院學報,2005(2):275-277.LI Jiang-nan.Research of arbitrary waveform generator based on DDS[J].Journal of Naval Aeronautical and Astronautical University,2005(2):275-277.
[4]吳加政,蘇新彥.基于DDS的信號模擬器設(shè)計[J].國外電子測量技術(shù),2009.28(11):67-70.WU Jia-zheng,SU Xin-yan.Design of signal simulator based on DDS[J].Foreign Electronic Measurement Technology,2009,28(11):67-70.
[5]張巍,劉開華.用DDS芯片AD9852實現(xiàn)QAM 調(diào)制[J].電子測量技術(shù),2005,28(1):35-40.ZHANG Wei,LIU Kai-hua.Accomplish QAM modulation by DDS chip[J].Electronic Measurement Technology,2005,28(1):35-40.
[6]周研,劉祖深.基于雙DDS跳變的捷變頻率發(fā)生器的設(shè)計[J].電子測量與儀器學報,2010,24(6):590-594.ZHOU Yan,LIU Zu-shen.Design offrequency agility generator based double DDS hop[J].Journal of Electronic Measurement and Instrument,2010,24(6):590-594.
[7]賈曉斌,劉四新.基于DDS的橢圓函數(shù)低通濾波器的設(shè)計[J].電子設(shè)計工程,2010(4):23-27.JIA Xiao-bin,LIU Si-xin.Design of ellipse function low pass filter based DDS[J].Electronic Design Engineering,2010(4):23-27.
[8]劉哲,韓焱.基于DDS的多模信號發(fā)生器設(shè)計[J].計算機測量與控制,2010,18(3):47-52.LIU Zhe,HAN Yan.Design of multimode signal generator based on DDS [J].Computer Measurement and Control,2010,18(3):47-52.