簡元凱, 解光軍, 毛佳佳
(合肥工業(yè)大學 電子科學與應用物理學院,安徽 合肥 230009)
一種應用于CMOS鎖相環(huán)的電荷泵設計
簡元凱, 解光軍, 毛佳佳
(合肥工業(yè)大學 電子科學與應用物理學院,安徽 合肥 230009)
電荷泵是CMOS鎖相環(huán)中的一個重要模塊,其性能決定了整個鎖相環(huán)系統(tǒng)的工作穩(wěn)定性和各項指標的優(yōu)劣。針對傳統(tǒng)結構電荷泵存在的電荷共享、電流失配等問題,文章設計了一個基準電壓源的電荷泵電路,外接一個2pF的負載電容,用于將電流轉化為電壓。該電路基于SMIC 0.13μm CMOS工藝庫,使用Cadence完成整體電路的仿真。仿真結果表明,該CMOS電荷泵具有輸出電壓平滑、充放電電流匹配等優(yōu)良特性,很好地抑制了電荷共享、電流失配等寄生效應。該電荷泵應用在鎖相環(huán)中,能實現(xiàn)快速鎖定。
電荷泵;電荷共享;電流失配;鎖相環(huán);鎖定時間;電路仿真
鎖相環(huán)(Phase-Locking Loop)在電子學、通信領域中有著廣泛的應用,一般用在相位鎖定、頻率合成以及時鐘恢復電路中。隨著人們對CMOS工藝研究的不斷深入,器件的特征尺寸不斷縮小,因而高速度、高頻率和低功耗已成為鎖相環(huán)電路的發(fā)展方向。
一個基本CMOS電荷泵鎖相環(huán)主要包括鑒頻鑒相 器 (PFD)、電 荷泵 (CP)、低通濾 波器(LPF)和 壓 控 振 蕩 器 (VCO)[1]。 電 荷 泵 是CMOS鎖相環(huán)中的重要模塊,其作用是把PFD輸出的數(shù)字信號轉化為電壓信號,以控制壓控振蕩器(VCO)的振蕩頻率。
在鎖相環(huán)實現(xiàn)過程中,通常會遇到電荷共享、電流失配、電荷注入以及時鐘饋通等問題。為此,設計一個穩(wěn)定的、低噪聲的電荷泵是提高鎖相環(huán)性能的關鍵環(huán)節(jié)。
傳統(tǒng)的電荷泵分為單端輸出和差分輸出結構,其中單端輸出的結構如圖1所示,由上拉電流源IUP、下拉電流源IDOWN以及2個開關管構成[2]。
相比于單端輸出的結構,全差分電荷泵線性度較好,但其結構較復雜,需要2個濾波器,會產(chǎn)生靜態(tài)功耗。差分輸入單端輸出電荷泵則結構簡單,只需要1個濾波器,減少了器件的數(shù)量,因此,差分輸入單端輸出的電荷泵應用更加廣泛。
圖1 單端輸出結構電荷泵示意圖
在設計電荷泵時,開關通常采用PMOS和NMOS實現(xiàn)。當UP和DOWN都為低電平時,PMOS閉合,NMOS斷開,此時通過電流IUP對CP進行充電;當UP和DOWN都為高電平時,PMOS斷開,NMOS閉合,此時CP通過IDOWN進行放電;當UP為高電平,DOWN為低電平時,PMOS、NMOS均斷開,處于隔離狀態(tài),Vout端電壓保持不變;在鎖相環(huán)鎖定時,UP為低電平,DOWN為高電平,PMOS、NMOS同時閉合,若IUP和IDOWN能匹配,則沒有電流流入或者流出CP,Vout端電壓保持不變,電路正常工作。
電流源IUP、IDOWN都由MOS器件構成,考慮到MOS管的漏端有寄生電容,假設PMOS的漏端寄生電容為CUP、NMOS的漏端寄生電容為CDOWN。當UP為高電平,DOWN為低電平時,Vout端電壓保持不變,此時PMOS的源端電壓將會升高,NMOS的源端電壓會下降;當UP為低電平,DOWN為高電平,PMOS、NMOS同時閉合,此時PMOS的源端電壓下降,NMOS的源端電壓會升高,結果導致電荷在CUP、CDOWN和CP中重新分配,電流源IUP和IDOWN發(fā)生電荷共享,Vout端的電壓持續(xù)性變化,并且CUP和CDOWN的電壓變化不相同,它們之間的電荷差就會由CP來提供。
Vout持續(xù)變化時會引起電流失配[3]。MOS管的漏端電流隨著漏源極之間的電壓變化而變化,漏源之間的電阻是一個有限值,隨著漏端電流變化而變化。此時,如果Vout端電壓持續(xù)變化,IUP和IDOWN的不匹配就會加劇,最終導致電流失配。
MOS管導通時,在源漏極之間以及二氧化硅與硅的界面上存在著溝道,反型層中存在著電荷,當開關斷開時,反型層中的電荷會通過源端和漏端流出,該現(xiàn)象稱為電荷注入[4]。
MOS管存在柵源寄生電容CGS和柵漏寄生電容CGD,若輸入信號的頻率較高,時鐘信號可能會耦合到源端和漏端,對輸入信號產(chǎn)生影響。時鐘信號頻率越高,時鐘饋通現(xiàn)象越明顯。
通過以上分析,可以看出傳統(tǒng)的電荷泵存在電荷共享、電流失配、電荷注入以及時鐘饋通等缺陷[5-6]。
針對上述電荷泵存在的缺陷,本文提出了一種新的結構,如圖2所示。
A部分由MP0、MP1、MP2和 MN0、MN2構成,形成一個啟動電路。加電壓瞬間,MP0的漏極為低電平,MP3、MP4導通,MP4的源端電壓被拉高,電流流過MN4,MN4的柵端電壓升高,為MN3和MN4提供一個工作的電壓,此時穩(wěn)壓電壓源進入工作狀態(tài),同時MP1的柵端電壓變低,啟動MP1導通,MP1的漏端電壓被拉高,經(jīng)過MP2、MN2反相后,MN0的柵端電壓被拉低,MP0截止,啟動電路關閉。
B部分由 MP3、MP4、R0、MP7、MN3、MN4以及MN7構成一個穩(wěn)壓電壓源,為MP6和MN5的柵極提供一個穩(wěn)定的電壓,使其工作在飽和區(qū)[7]。工作原理是電壓電源升高時,X的電壓升高,將MP4看作一個共源極,那么Y的電壓將降低,在MN3的作用下,Z點的電壓升高,同時將MN7看作共源極,X點的電壓降低,形成了X—Y—Z—X的負反饋環(huán)路。
C部分由2個PMOS和2個NMOS構成,MP5、MN6在導通時,構成上拉電流源和下拉電流源,MP6和MN5的柵極穩(wěn)定電壓由B提供,MP6和MN5工作在飽和區(qū),這樣避免了電荷共享以及電流失配、電荷注入等現(xiàn)象的產(chǎn)生。
圖2 電荷泵結構示意圖
文獻[8]中電荷泵的基準電路采用三級電流源串聯(lián)分壓結構,基準電路的抗噪聲能力較好,輸出電壓隨著電壓源擺動影響較??;輸出采用1個PMOS和1個NMOS分別構成電荷泵的上拉電流和下拉電流,可以通過調(diào)節(jié)MOS管尺寸的方法實現(xiàn)電流匹配。
文獻[9]中的電荷泵主要包含偏置產(chǎn)生電路和電流控制電路,采用2個控制信號控制電荷泵輸出的4路電流,通過共柵共源電流鏡鏡像偏置產(chǎn)生電路的偏置電流,電荷泵中的上拉和下拉電流分別由3個MOS管組成,并保證上下2個通路流過的電流相等,從而避免電流失配的問題。
本電荷泵基于SMIC 0.13μm的CMOS工藝庫,用Codence的Spectre進行仿真[10],輸入頻率10MHz,輸入信號1的延遲時間為10ns,輸入信號2的延遲時間為40ns,電源電壓為1.2V,外接電容為2pF,充放電波形如圖3所示,充、放電電壓與電流的關系見表1、表2所列。
圖3 電荷泵充放電波形
V/V 0.859 0.832 0.806 0.780 0.755 0.731 0.707 0.684 0.661 0.639 I/μA 2.001 2.000 1.999 1.997 1.996 1.995 1.994 1.992 1.991 1.990
表2 電荷泵充電電壓與電流關系
電荷泵應用在鎖相環(huán)中能實現(xiàn)快速鎖定,仿真波形如圖4所示,與文獻[8-9]中鎖定時間對比見表3所列。
該電荷泵使用的器件比較少,在一定程度上能節(jié)約芯片成本、減小芯片面積。在文獻[7]中,電荷泵由偏置電路部分和基準電壓部分組成,其中偏置電路由10個PMOS和7個NMOS組成,基準電壓部分使用了4個PMOS和6個NMOS,整個電荷泵使用了16個PMOS和15個NMOS,共計31個MOS管。在文獻[8]中,電荷泵包含了30個PMOS和15個NMOS。而本文中的電荷泵使用了8個PMOS和7個NMOS,一共15個MOS管和1個電阻,大大減少了MOS管的數(shù)量。
圖4 電荷泵應用在鎖相環(huán)中仿真圖
表3 鎖相環(huán)鎖定時間對比
從圖3、圖4及表1~表3可以得出:
(1)電荷泵放電電流和充電電流穩(wěn)定在2μA,有效地抑制了電流失配現(xiàn)象的產(chǎn)生。
(2)從電荷泵充放電的過程可以看出,輸出電壓的波形在充放電時,輸出電壓比較穩(wěn)定,抖動較?。辉诔潆娀蚍烹姇r,波形沒有任何凹凸情況,這表明狀態(tài)切換時,電荷共享得到了很好的抑制。
(3)電荷泵應用在鎖相環(huán)中時,鎖定時間在1.8μs,與文獻[8-9]相比,本文的鎖相環(huán)能實現(xiàn)快速鎖定。
本文設計了一種基于基準電壓源結構的電荷泵,在SMIC 0.13μmCMOS工藝基礎上實現(xiàn),輸入采用10MHz的時鐘信號,電源電壓為1.2V,電荷泵輸出端接1個2pF的電容用于將電流轉化為電壓。仿真結果顯示此電荷泵輸出電壓平穩(wěn),電荷泵噪聲小,充放電電流穩(wěn)定,很好地抑制了電荷共享、電流失配等寄生效應。該電荷泵應用在鎖相環(huán)中,能實現(xiàn)快速鎖定。
[1]曾建平,謝 海,晏 敏,等.新型全差分電荷泵設計[J].微電子學與計算機,2006,23(7):134-136,139.
[2]孫 鵬,徐元旭,姚恩義,等.一種應用于CMOS電荷泵鎖相環(huán)中的新型電荷泵[J].計算機與現(xiàn)代化,2010(11):24-26.
[3]Choi Y S,Ha D H.Gain boosting charge pump for current matching in Phase Locked Loop[J].IEEE Transactions on Circuits and Systems,2006,53(10):1022-1025.
[4]畢查德·拉扎維.模擬CMOS集成電路設計[M].陳貴燦,程 軍,張瑞智,等譯.西安:西安交通大學出版社,2002:341-342.
[5]吳永俊,葉 青.鎖相環(huán)電荷泵穩(wěn)定性研究[J].半導體技術,2008,33(6):510-513.
[6]Lee J S,Keel M S.Charge pump with perfect current mate characteristics in Phase Locked Loop[J].IEEE Electronics Letters,2000,36(23):1907-1908.
[7]沈 勇,解光軍.一種無需運放的低溫漂帶隙基準源設計[J].合 肥 工 業(yè) 大 學 學 報:自 然 科 學 版,2010,33(6):955-957.
[8]朱 愷.一款0.13μm工藝下數(shù)?;旌湘i相環(huán)的設計與實現(xiàn)[D].長沙:國防科學技術大學,2008.
[9]刑力冬,蔣 林.2.125~3.125GHz高速CMOS鎖相環(huán)電路設計[J].微電子學,2011(4):510-514,519.
[10]何樂年,王 憶.模擬集成電路設計與仿真[M].北京:科學出版社,2010:60-70.
Design of a charge pump applied in CMOS phase-locked loop
JIAN Yuan-kai, XIE Guang-jun, MAO Jia-jia
(School of Electronic Science and Applied Physics,Hefei University of Technology,Hefei 230009,China)
Charge pump is an important module in phase-locked loop(PLL).Its performance directly determines whether the stability and indicators of work is good or bad in PLL system.However,there are still problems existing in the traditional structure of the charge pump such as charge sharing,current mismatch and so on.In this paper,a circuit based on a reference voltage source is designed by using SMIC 0.13μm CMOS process technology.An external 2pF capacitance is added to convert output current to voltage,and the simulation of the circuit is completed by using Cadence.The results demonstrate that the CMOS charge pump circuit has many advantages such as smoothing output voltage,stable charge and discharge,etc.The parasitic effects such as charge sharing and current mismatch are prevented.The charge pump applied in PLL can be rapidly locked.
charge pump;charge sharing;current mismatch;phase-locked loop(PLL);locking time;circuit simulation
TN432
A
1003-5060(2012)11-1506-04
10.3969/j.issn.1003-5060.2012.11.016
2012-03-16;
2012-06-25
合肥工業(yè)大學博士專項基金資助項目(2011HGBZ0953)
簡元凱(1987-),男,貴州貞豐人,合肥工業(yè)大學碩士生;
解光軍(1970-),男,安徽合肥人,博士,合肥工業(yè)大學教授,碩士生導師.
(責任編輯 何曉雄)