解 放,羅 闖
(中國電子科技集團公司第四十七研究所,沈陽110032)
現(xiàn)代CMOS工藝所實現(xiàn)的系統(tǒng)越來越復(fù)雜,工作速度越來越快,且工作電壓越來越低。雖然縮小器件的尺寸節(jié)省了芯片面積,降低了功耗,提高了本征速度,但由此引入的不同模塊間的串?dāng)_以及版圖設(shè)計中的非理想性,嚴重限制了系統(tǒng)的工作速度和精度,所以版圖設(shè)計是模擬電路設(shè)計的一個重要方面。
建立模擬電路版圖單元,有兩個原則:使芯片面積減至最小和將寄生器件對電路性能的影響降至最低。文中主要介紹模擬電路版圖布局中叉指晶體管、對稱性等,簡要說明電阻、電容的版圖實現(xiàn),以及互連線的實現(xiàn)。
在實際的MOS電路中有寄生電阻和電容。這類寄生參數(shù)主要由柵極形狀決定。由于柵極的面積由電路設(shè)計所決定,因此建立版圖單元不可能減小器件的柵電容,但是可通過調(diào)整器件的集合形狀以減小另一些寄生電容,如:pn結(jié)電容。對于模擬集成電路,由于節(jié)點電容的大小對電路的動態(tài)性能有很大影響,因此采用并聯(lián)晶體管結(jié)構(gòu)后,MOS管在同樣寬長比的情況下,由于采用了共用源漏區(qū)的結(jié)構(gòu),大大減小了源漏區(qū)的總面積,因此減小了節(jié)點電容,同時減小了MOS器件的源極和漏極的PN結(jié)電容,有利于改善電路的動態(tài)特性。
圖1 折疊結(jié)構(gòu)減小漏源pn結(jié)電容
根據(jù)經(jīng)驗,采用折疊柵極的MOS管,每一個指狀晶體管寬度的選取要保證該晶體管的柵電阻小于其跨導(dǎo)的倒數(shù)。在低噪聲應(yīng)用中,柵的阻值應(yīng)是1/gm的1/5到1/10。并聯(lián)MOS管的個數(shù)也就是叉指個數(shù),由器件的溝道寬度W和每個叉指所對應(yīng)的小尺寸MOS管的溝道寬度決定。小尺寸MOS管的寬長比除了要考慮單個器件的性能優(yōu)化外,還必須考慮全部并聯(lián)器件所占用的面積以及版圖平面布局的要求和工藝離散性的影響。
當(dāng)采用叉指結(jié)構(gòu)時,不同叉指數(shù)對電路的性能影響不同,下面以3叉指和4叉指器件結(jié)構(gòu)為例說明奇偶數(shù)個叉指的異同點。如圖2所示。
圖2 叉指結(jié)構(gòu)的MOS晶體管
奇數(shù)叉指的器件結(jié)構(gòu),源漏區(qū)個數(shù)相等面積相等,即具有相同的源極電容和漏極電容。對于偶數(shù)叉指的器件結(jié)構(gòu),源漏區(qū)個數(shù)是不相等的,兩者之間相差一個有源區(qū)。所以源極與漏極的總面積不相同,則對應(yīng)的電容也不相同,在版圖設(shè)計時就必須考慮哪一極對電容比較敏感,進而減小相應(yīng)極的面積,面積越小電容越小。
由以上分析可知,在設(shè)計叉指晶體管時,一般應(yīng)盡可能采用奇數(shù)叉指。
采用以上方法把一個晶體管分成了多個并聯(lián)指狀晶體管,雖然具有減小柵電阻的優(yōu)點,但明顯增大了源漏區(qū)的周邊電容。對于奇數(shù)個折疊時(叉指數(shù)為N),源漏區(qū)周邊電容:
E為漏區(qū)長度,W為寬度變量,Cjsw為單位長度側(cè)壁電容。
由上式發(fā)現(xiàn):若MOS管的W一定,要使源漏區(qū)周邊分布電容Cp減小,就必須使 N、E遠小于 W值。但實際中,有時這種原則會和降低柵噪聲比等矛盾,需要根據(jù)實際應(yīng)用采用相應(yīng)的方法。
由于所采用的工藝與材料特性和寄生效應(yīng)等方面的原因,完全相同的器件在制作完成后電特性并不完全相同。因此,在個體器件和匹配器件的版圖設(shè)計中必須充分考慮失配和誤差的問題,通過版圖設(shè)計避免或減小失配和誤差。
以圖3(a)中的差分對為例,圖3(b)采用了不同方向的兩個MOS管,容易由離子注入各項異性的幾何失真造成失配。圖3(d)所示的版圖采用的是共源結(jié)構(gòu),當(dāng)存在注入傾角產(chǎn)生的陰影時,一個位于漏區(qū),一個位于源區(qū),使兩個MOS管失配。圖3(c)則對稱性較好。
圖3 MOS差分對的電路圖和版圖布局形式
在實際版圖中,通常也會用圖3(d),在兩邊加上虛擬管,以增強對稱性。如圖4所示。
圖4 增加虛擬管以提高對稱性
在CMOS模擬電路中走線的方向也很重要,如圖5(a)所示,M1旁有一條無關(guān)的金屬線通過,這會降低對稱性,引起M1和M2之間更大的失配,為了減小這種環(huán)境的影響,可在M2旁對稱性的放置一條相同的金屬線(甚至可以懸空),如圖5(b)所示。
為了避免MOS管同方向的失配效應(yīng),如圖6所示,可以采取交叉互補的原則,將每個MOS管拆成偶數(shù)個MOS管,然后交叉放置,實現(xiàn)“同心布局”。這樣就可以實現(xiàn)M1和M2之間的匹配。但考慮到引線因素,布線會更復(fù)雜,布線對稱性的難度也會更大,因此只有在高精度的運放輸入端才會采用這種 形式。
圖5 保持對稱軸兩邊相同環(huán)境
圖6 同心布局版圖
多晶電阻的匹配度是幾何尺寸的函數(shù)。針對MOS器件版圖設(shè)計的大多數(shù)規(guī)則也適用于電阻。長寬比例嚴格定義的電阻必須由相同的單位電阻通過串聯(lián)或并聯(lián)構(gòu)成(具有相同走向)。采用比例電阻的結(jié)構(gòu)進行設(shè)計時,電路的電特性主要與比例精度有關(guān),而與單個電阻的絕對值精度呈弱函數(shù)關(guān)系。在版圖設(shè)計上,這些比例電阻常采用矩陣連接結(jié)構(gòu),以減小比例誤差。
對于精度高的電路,電容器的版圖必須遵循以上針對晶體管和電阻所提出的原則。電容的誤差主要來自面積誤差和介質(zhì)層厚度誤差。所以與比例電阻類似,當(dāng)每個小電容因工藝產(chǎn)生誤差后,電容的比例仍能保持不變。
信號線之間的電容可以形成耦合效應(yīng)。以下兩種情況會有電容形成:
(1)兩信號線在不同層交疊,形成交疊電容。
(2)兩信號線在同層平行臨近,形成平行電容。
可以采用減小導(dǎo)體間交疊面積、并行長度的方法來減小交疊電容和平行電容;還可以在兩平行導(dǎo)體之間加一個接地或固定電位的導(dǎo)體來屏蔽其間的串?dāng)_。
電源線上的電阻效應(yīng)也會造成耦合,使電壓不穩(wěn)、形成噪聲,可盡量縮短或加寬電源線以減小電阻。
以上對CMOS模擬電路版圖設(shè)計中應(yīng)注意的問題做出了簡要介紹。在實際電路設(shè)計中仍有許多細節(jié)需要注意,包括建庫、參數(shù)化設(shè)計等。設(shè)計人員根據(jù)具體情況綜合考慮各種因素,以達到電路的優(yōu)化。
[1] Dan Clein.CMOS IC LAYOUT concepts、methodologies and tools technical contributor[M].gregg schimokura,2000.
[2] 李玉山,來新泉.電子系統(tǒng)集成設(shè)計技術(shù)[M].北京:電子工業(yè)出版社,2002.
[3] 吳建輝.CMOS模擬集成電路分析與設(shè)計[M].北京:電子工業(yè)出版社,2004.