国产日韩欧美一区二区三区三州_亚洲少妇熟女av_久久久久亚洲av国产精品_波多野结衣网站一区二区_亚洲欧美色片在线91_国产亚洲精品精品国产优播av_日本一区二区三区波多野结衣 _久久国产av不卡

?

基于DDS的模擬調(diào)制信號源設計與實現(xiàn)

2016-01-05 12:30:42許國宏宋征徐林峰
電腦知識與技術 2015年29期
關鍵詞:信號源

許國宏++宋征++徐林峰

摘要:設計實現(xiàn)了一種以AD9959為核心的模擬調(diào)制信號源,該信號源采用CPCI+FPGA+DDS架構,可將數(shù)字采樣信號調(diào)制到射頻工作頻率,用數(shù)字的方法實現(xiàn)了模擬信號的幅度調(diào)制和頻率調(diào)制。該文從DDS工作原理入手,提出了基于DDS的模擬調(diào)制信號源總體框架,并著重闡述了AM和FM數(shù)字調(diào)制信號轉換為DDS控制字的過程。該信號源已應用于工程實踐上,實際結果表明,該信號源產(chǎn)生的模擬調(diào)制信號頻率穩(wěn)定度高、幅相一致性好、抗干擾能力強,完全滿足廣播通信領域的功能要求。

關鍵詞:AD9959;信號源;DDS;AM;FM

中圖分類號:TN911 文獻標識碼:A 文章編號:1009-3044(2015)29-0035-03

Design and Implementation of Analog Modulation Generator Based on DDS

XU Guo-hong, SONG Zheng, XU Lin-feng

(China Research Institude of Radio Wave Propagation,Qingdao 266107,China)

Abstract: A kind of Analog Modulation generator based on AD9959 is designed,The generator use CPCI+FPGA+DDS architecture,the digital sample signals could be modulated into RF directly,AM and FM with digital methods is achieved.The article starting with DDS working principle,System framework of analog modulation generator Based on DDS is gived,and mainly introduces the conversion of digital modulation signals into DDS instruction words.The generator have been applied in engineering practice, and the experimental results showed that the generator had several advantages such as high frequency stability、high precise of Phase amplitude consistency、strong anti-jamming,which fully meet the function requirements in the Field of Broadcasting-Communication.

Key words: AD9959; generator; DDS; AM; FM

傳統(tǒng)的模擬調(diào)制信號源多采用模擬乘法器、壓控振蕩器等模擬電路實現(xiàn)AM、FM信號, 其信號質(zhì)量不高,存在著頻率不穩(wěn)定,參數(shù)設定不可量化、精度低、可控性差、抗干擾能力弱等缺點[[1]]。本文設計采用了高精度的DDS和高性能的FPGA,將數(shù)字音頻信號通過DDS芯片直接調(diào)制到射頻工作頻率上,達到模擬調(diào)制的目的,克服了傳統(tǒng)模擬調(diào)制信號源的缺點,其頻響失真、信噪比、立體聲分離度等指標,也大大優(yōu)于傳統(tǒng)模擬調(diào)制信號源。

1 DDS原理

DDS包含相位累加器、波形存儲器、數(shù)模轉換器、低通濾波器和參考時鐘五部分。在參考時鐘的控制下,相位累加器對頻率控制字線性累加,得到的相位碼Φ(n)對波形存儲器尋址,使之輸出相應的幅度碼,經(jīng)過數(shù)模轉換器得到相對應的階梯波,最后經(jīng)低通濾波器得到連續(xù)變換的所需頻率的波形。

為了說明DDS相位量化的工作原理,可將正弦波一個完整周期內(nèi)相位0~2π的變化用相位圓表示,其相位與幅度一一對應,即相位圓上的每一點均對應輸出一個特定的幅度值,如圖1所示。一個N位的相位累加器對應相位圓上2N個相位點,其最低相位分辯率為[Φmin]=ΔΦ=2π/2N。在圖中N=4,則共有[24]=16種相位值與16種幅度值相對應。該幅度值存儲于波形存儲器中,在頻率控制字K的作用下,相位累加器給出不同的相位碼(用其高位作地址碼)去對波形存儲器尋址,完成相位—幅度變換,經(jīng)數(shù)模轉換器變成階梯正弦波信號[[2]]。

圖1 相位碼與幅度碼的對應關系

波形存儲器主要完成信號的相位序列Φ(n)到幅度序列之間的轉化。DDS輸出信號的頻率與時鐘頻率以及頻率控制字之間的關系如下式所示

[Fout=K?fc2N]

式中,[Fout]為DDS輸出信號的頻率,K為頻率控制字,[fc]為時鐘頻率,N為相位累加器的位數(shù)。

2 信號源設計

2.1 方案設計

基于DDS的模擬調(diào)制信號源主要由總線通信模塊、時鐘同步模塊、數(shù)字調(diào)制模塊和射頻處理模塊組成,系統(tǒng)框圖如圖2所示。信號源采用CPCI+FPGA+DDS架構,模擬音頻信號經(jīng)采樣量化成數(shù)字信號,由上位控制機進行幅度調(diào)整、頻率轉換等數(shù)據(jù)處理,將音頻信號轉換成幅度控制字或頻率控制字。上位控制機通過總線通信模塊將數(shù)據(jù)傳輸至數(shù)字調(diào)制模塊的存儲器SRAM上。存儲器SRAM采用“乒乓”結構,在信號源開始工作后,數(shù)字調(diào)制模塊的FPGA從存取器SRAM-1中讀取調(diào)制數(shù)據(jù),通過SPI總線對DDS芯片進行配置,不斷刷新DDS的幅度控制字或頻率控制字,從而將數(shù)字信號調(diào)制成射頻模擬信號,再經(jīng)過低通濾波器輸出到功放部分。當SRAM-1數(shù)據(jù)讀取結束時,F(xiàn)PGA自動切換至從SRAM-2中讀取調(diào)制數(shù)據(jù),并給上位機發(fā)中斷,由上位機響應中斷并重新加載SRAM-1的調(diào)制數(shù)據(jù),如此往復。

按照設計要求,基于DDS的模擬調(diào)制信號源須同時輸出多路模擬調(diào)制信號,故而DDS芯片選用AD9959。AD9959是ADI公司推出的首款多通道DDS芯片,它內(nèi)部集成了四個DDS核,可對每個通道的頻率、相位和幅度進行獨立控制,所有通道共享一個公共的系統(tǒng)時鐘,內(nèi)部具有固有的同步性[[3]],可以滿足系統(tǒng)要求。

2.2 AM調(diào)制設計

幅度調(diào)制是載波信號的幅度隨調(diào)制信號作線性變化的過程,本文設計的信號源輸出的幅度調(diào)制信號為標準調(diào)幅(AM),AM是高頻通信中的一種比較常用的信號調(diào)制方式。設載波信號[v0t=V0cosω0t],調(diào)制信號[vΩt=VΩcosΩt],則標準調(diào)幅信號的振幅[[4]]:

[Vt=V0+KdVΩcosΩt=V01+KdVΩV0cosΩt=V01+macosΩt]

標準調(diào)幅信號的數(shù)學表達式:

[vt=V01+macosΩtcosω0t],式中[ma=KdVΩV0=ΔVV0]稱為調(diào)制度,是標準調(diào)幅的主要參數(shù),它表征著已調(diào)波的調(diào)制深度,[0

DDS芯片AD9959的幅度控制器ACR數(shù)值范圍“0x000H-0x3FFH”,設輸出的中心幅度控制字為ACR中心值,即為0x3FF/2,則最小值幅度控制字可表達為[[5]]:

[Vmin=0x03FF2-ma0x03FF2]

DDS調(diào)制幅度是離散序列,假設為[VΩn],若調(diào)制信號量化位數(shù)為M位,則[VΩn]取值范圍為[0..2M-1];幅度調(diào)制幅度控制字數(shù)學表達式為:

[V=Vmin+VΩn?ma0x03FF22M-1]

圖3 幅度調(diào)制示意圖

2.3 FM調(diào)制設計

頻率調(diào)制(FM),是瞬時頻率偏移隨調(diào)制信號成比例變化的調(diào)制,它所形成的信號頻譜不再保持原來調(diào)制信號頻譜結構,為非線性調(diào)制。使用DDS實現(xiàn)頻率調(diào)制,設計的難點在于如何將離散的調(diào)制信號幅度轉換為DDS電路的頻率控制字,轉換過程如下。

設載波信號[v0t=V0cosω0t],調(diào)制信號[vΩt=VΩcosΩt],則調(diào)頻信號輸出:

[fFMt=V0cosω0+KFMVΩtt]

其中,[KFM]為頻偏常數(shù);[Ω]為調(diào)制信號角頻率;[ω0]為載波角頻率。調(diào)頻信號轉換為頻率控制字,表達式為:

[K=fo+KFM2π?VΩt?2Nfc]

由于DDS調(diào)制幅度是離散序列,假設為[VΩn],那么離散調(diào)頻信號頻率控制字可表達為:[K=Kstart+KstepVΩn],其中[Kstart]為調(diào)制信號起始頻率頻率控制字;[Kstep]為調(diào)制信號頻率步進頻率控制字;

若調(diào)制信號量化位數(shù)為M位,則[VΩn]取值范圍為[0..2M-1];載波頻率[f0]、最大頻偏[Δf],則調(diào)制信號起始頻率[fstart=fo-Δf],步進頻率[fstep=Δf2M-1],最終,調(diào)制信號的頻率控制字表達式為[[6]]:

[K=Kstart+KstepVΩn=fstart2Nfc+fstep2NfcVΩn=f0-Δf+Δf?VΩn2M-12Nfc]

3 信號源實現(xiàn)

基于DDS的模擬調(diào)制信號源經(jīng)方案設計、工程研制和測試聯(lián)試等階段,信號源實現(xiàn)了設計功能,分別輸出1KHz、調(diào)制度50%的AM信號;1KHz、調(diào)制度90%的AM信號;音頻幅度調(diào)制信號和頻率調(diào)制信號,如圖4所示。

a) 調(diào)制度50%的AM信號

b) 調(diào)制度90%的AM信號

c) 音頻幅度調(diào)制信號

d) 頻率調(diào)制信號

圖4 模擬調(diào)制波形圖

4 結束語

本文設計的基于DDS的模擬調(diào)制信號源已經(jīng)成功應用于工程實踐中,由于采用了數(shù)字化方式實現(xiàn)模擬調(diào)制,其實現(xiàn)方法簡單,輸出信號的相位、幅度和頻率均可精確控制,解決了模擬方式所帶來的頻率不穩(wěn)、低精度、低靈活性等問題,具有很大的實際應用價值。

參考文獻:

[1] 王龍,陳曉光. 全數(shù)字調(diào)頻激勵器的設計與實現(xiàn)[J].微型電腦應用,2011,27(9):33-36.

[2] 黃玉仙,李鐵成,許國宏. 基于DDS的雷達校準信號源設計與實現(xiàn)[J].電子設計工程,2011(4):120-123.

[3] Analog Devices Inc. 4-Channel 500 MSPS DDS with 10-Bit DACs ad9959 [Z],2005.

[4] 郭宗光,鄒立君. 信號的幅度調(diào)制原理[J].大慶師范學院學報,2005(10):53-55.

[5] 李向昭,王波濤. DDS在模擬調(diào)制系統(tǒng)中的應用[J].工業(yè)控制計算機,2009,22(9):89-90.

[6] 毛群,王仕旭,王建國. 基于FPGA的DDS調(diào)頻信號發(fā)生器設計與實現(xiàn)[J]. 西昌學院學報·自然科學版,2014(12):57-59.

猜你喜歡
信號源
一種基于可編程邏輯器件的多功能信號源設計
VR技術在船舶通信系統(tǒng)天線信號源駐波檢測中的應用
基于DDWS技術的飛機270V直流畸變標準信號源設計
計測技術(2021年2期)2021-07-22 09:17:20
網(wǎng)格化監(jiān)測站中基于差分場強的信號源定位方法
小電流接地系統(tǒng)單相接地注入信號源協(xié)調(diào)控制策略研究*
電測與儀表(2018年2期)2018-07-30 09:13:42
寬帶高速掃頻信號源的高精度功率控制設計
電子測試(2017年12期)2017-12-18 06:35:24
一切以“大” 方向發(fā)展 20周年影音系統(tǒng)變遷史(信號源篇)
聚焦4K視頻播放展望未來信號源發(fā)展
低噪聲鍵控寬頻信號源設計與實現(xiàn)
電測與儀表(2016年8期)2016-04-15 00:30:16
發(fā)射機信號源的自動處理和控制系統(tǒng)
宜良县| 三明市| 杭州市| 老河口市| 东平县| 许昌县| 商城县| 临湘市| 健康| 鄂温| 仁怀市| 石屏县| 黄冈市| 武乡县| 宁陕县| 肇源县| 噶尔县| 政和县| 永平县| 松溪县| 洱源县| 隆化县| 尉氏县| 水城县| 扎鲁特旗| 临清市| 肇庆市| 新龙县| 措美县| 颍上县| 龙泉市| 望江县| 巩义市| 罗源县| 桐城市| 长武县| 靖安县| 迭部县| 扎兰屯市| 兴文县| 康平县|