国产日韩欧美一区二区三区三州_亚洲少妇熟女av_久久久久亚洲av国产精品_波多野结衣网站一区二区_亚洲欧美色片在线91_国产亚洲精品精品国产优播av_日本一区二区三区波多野结衣 _久久国产av不卡

?

高速模數(shù)/數(shù)模轉(zhuǎn)換電路的研究與實現(xiàn)

2016-06-18 05:37童旭升
艦船電子對抗 2016年2期
關(guān)鍵詞:模數(shù)數(shù)字電路

童旭升

(中國電子科技集團公司第20研究所,西安 710068)

?

高速模數(shù)/數(shù)模轉(zhuǎn)換電路的研究與實現(xiàn)

童旭升

(中國電子科技集團公司第20研究所,西安 710068)

摘要:收發(fā)信道一直以來都是通信系統(tǒng)的一個重要組成部分。隨著數(shù)字化集成電路的發(fā)展,高速數(shù)字電路逐步代替大部分模擬電路,而收發(fā)信道后高速的數(shù)模/模數(shù)轉(zhuǎn)換電路顯得尤為重要。詳細介紹了一種通用的高速模數(shù)/數(shù)模轉(zhuǎn)換電路的實現(xiàn)方法,并且已經(jīng)在L波段某型通信系統(tǒng)中應用。

關(guān)鍵詞:模數(shù)/數(shù)模轉(zhuǎn)換;數(shù)字電路;現(xiàn)場可編程門陣列;數(shù)字信號處理器

0引言

設(shè)計一種2路模數(shù)轉(zhuǎn)換和1路正交上變頻數(shù)模轉(zhuǎn)換電路,將射頻部分下變頻得到的70 MHz中頻信號經(jīng)過AD9246采樣后通過DS92LV16串并轉(zhuǎn)換為低壓差分信號(LVDS),送往信號處理芯片,將DS92LV16芯片轉(zhuǎn)換得到的信號送往AD9957,經(jīng)上變頻和濾波得到70 MHz模擬中頻信號。同時數(shù)字信號處理器(DSP)可通過串口和控制器局域網(wǎng)(CAN)總線完成參數(shù)控制以及狀態(tài)查詢等功能。

1理論基礎(chǔ)

在一般通信系統(tǒng)中,信號的頻率在某一有限的頻帶(fL,fH)上,而且信號的帶寬與信號的最高頻率fH相比要小很多,因此使用奈奎斯特第一采樣定理不再合適,這種情況下采用帶通采樣定理。

帶通采樣定理表述為:設(shè)有一個頻率帶限信號x(t),其頻率范圍限制在(fL,fH)范圍內(nèi),如果其采樣頻率滿足[1]:

(1)

式中:n能取滿足fs≥2(fH-fL)的最大正整數(shù)(0,1,2,…),則用fs進行等間隔采樣所得到的信號采樣值x(nTs)能準確恢復出原始信號x(t)。

對于本系統(tǒng)來說,中頻信號為70 MHz,選擇采樣頻率fs=40 MHz。

2設(shè)計實現(xiàn)與驗證

2.1芯片選型

現(xiàn)場可編程門陣列(FPGA)作為核心處理器完成的任務(wù)為:數(shù)組從AD9246輸出,根絕芯片參考時鐘將數(shù)據(jù)緩存至雙口隨機存儲器(RAM),并通知DSP收數(shù),將DS92LV16經(jīng)過串并變換輸出的數(shù)據(jù)存入雙口RAM,并通知AD9957取數(shù),配置AD9957為正交上變頻模式,根據(jù)芯片的參考時鐘將數(shù)據(jù)輸出給AD9957進行正交上變頻至70 MHz。

圖1 硬件系統(tǒng)啟動流程

模/數(shù)轉(zhuǎn)換器選擇ADI公司的AD9246,該芯片可以在70 MHz中頻時達到71.7 dBc的信噪比(SNR)(72.7 dBFS)以及85 dBc的無雜散動態(tài)范圍(SFDR),而功耗在125 MSPS時只有395 mW,帶寬范圍可以達到650 MHz[2]。

數(shù)模轉(zhuǎn)換器采用AD9957,該芯片可以1 GSPS內(nèi)部系統(tǒng)時鐘(高達400 MHz模擬輸出),數(shù)據(jù)吞吐速率達到250 MHz I/Q,相位噪聲小于125 dBc/Hz(1 kHz偏移,400 MHz載波),大于80 dB的窄帶SFDR,以及反正弦濾波器和4~252倍的差值范圍。AD9957可以工作在正交調(diào)制模式(QDUC)、數(shù)/模轉(zhuǎn)換器(DAC)差值模式以及單頻調(diào)制模式。本文將使用的是QDUC正交調(diào)制模式,此模式使用直接數(shù)字合成器(DDS)和內(nèi)置的速率差值濾波器。在這種情況下,2個并行速率差值濾波器組支持同向和正交(I/Q)信號的基帶處理,DDS可以提供要由基帶信號進行調(diào)制的載波信號。在QDUC模式下,AD9957的數(shù)據(jù)接口并行地輸入時序交錯式18位I和Q字。一個18位的I字之后是一個18位的Q字[3],以此類推。這樣一個18位的I字和一個18位的Q字共同構(gòu)成一個內(nèi)部樣本。數(shù)據(jù)分配器和格式器對I和Q字進行解交錯處理,以便每個樣本沿著內(nèi)部數(shù)據(jù)通路以并行的方式進行傳播。I和Q數(shù)據(jù)路徑均處于活動狀態(tài);并行時鐘可將I/Q數(shù)據(jù)輸入同步至AD9957。DDS內(nèi)核將正交(正弦和余弦)本振信號提供給正交調(diào)制器,在這里差值I和Q樣本乘以相應的載波相位并相加,從而產(chǎn)生正交調(diào)制的數(shù)據(jù)流。此數(shù)據(jù)流通過反sinc濾波器[4]和輸出幅度乘法器,然后施加于14位DAC,從而產(chǎn)生正交調(diào)制模擬輸出信號。

DSP通過同步串行總線接收并處理來自其他模塊的系統(tǒng)控制接口控制文件(ICD),并通過FPGA轉(zhuǎn)換實現(xiàn)對接收和激勵通道的控制指令;通過CAN總線[5]完成模塊狀態(tài)回傳、機內(nèi)自檢(BIT)、程序在線燒寫等功能。

隨著數(shù)字信號處理算法的高速發(fā)展,其在通信系統(tǒng)尤其雷達、無線電和電子戰(zhàn)領(lǐng)域的應用普遍,現(xiàn)在高速數(shù)模/模數(shù)轉(zhuǎn)換已經(jīng)逐步向射頻端靠近,這就對數(shù)模和模數(shù)轉(zhuǎn)換提出更高要求,尤其在更高的采樣速率、位寬和更高的動態(tài)范圍[6]。

數(shù)模轉(zhuǎn)換電路原理框圖見圖2。

數(shù)模轉(zhuǎn)換電路實現(xiàn)對射頻電路輸出的70 MHz中頻信號采集、轉(zhuǎn)發(fā),同時實現(xiàn)對來自信號處理器的基帶波形調(diào)制并DA轉(zhuǎn)換以及和其它模塊的通信(CAN總線與串口通信)。

2.2模數(shù)轉(zhuǎn)換驗證

將0 dB的70 MHz模擬中頻輸入到AD9246,F(xiàn)PGA在對AD9246進行配置后可以使用chipscope得到FPGA收到的AD9246經(jīng)過模數(shù)轉(zhuǎn)換所得數(shù)字信號波形,如圖3所示。

將FPGA得到的70 MHz數(shù)字信號送給DSP,使用快速傅里葉變換(FFT)后的波形如圖4所示。

2.3模數(shù)轉(zhuǎn)換的驗證

把基帶信號波形通過DSP寫入靜態(tài)隨機存儲器SRAM中,F(xiàn)PGA從SRAM中讀出數(shù)據(jù)并配置AD9957為正交上變頻模式工作在70 MHz,然后從頻譜儀上讀出的波形如圖5所示。

圖2 數(shù)模轉(zhuǎn)換電路原理框圖

圖3 FPGA采樣得到的70 MHz數(shù)字信號

圖4 經(jīng)過FFT變換后的數(shù)字信號波形

圖5 AD9957輸出的70 MHz模擬中頻信號

3結(jié)束語

本系統(tǒng)實現(xiàn)了對模擬中頻70 MHz信號的數(shù)模變換。由FPGA、DSP架構(gòu)的核心處理器完成AD9957的數(shù)模變換、AD9246的模數(shù)變換,并通過FFT變換和chipcope采樣對信號進行驗證,目前該系統(tǒng)已經(jīng)成功地在L波段某型通信系統(tǒng)使用,大大提高了系統(tǒng)的整體性能。

參考文獻

[1]陶玉柱,胡建旺,崔佩璋.軟件無線電技術(shù)綜述[J].通信技術(shù),2011,44(1):37-39.

[2]李坤賀,岳曾敬.基于查找表和CORDIC 算法的混合型 NCO 設(shè)計[J].兵工自動化,2014,33(3):43-46.

[3]Analog Devices,Inc.AD9957 data sheet[M].Norwood,MA02062 USA:Analog Devices,Inc,2006.

[4]Analog Devices,Inc.AD9246 data sheet[M].Norwood,MA02062 USA:Analog Devices,Inc.2006.

[5]KROUPA V F.Direct digital frequency synthesizers [M].Hoboken NJ:Wiley-IEEE Press,1999.

[6]Andraka R.A survey of CORDIC algorithms for FPGA based computers[C]//Andraka,ray:Proceedings of The 1998 ACM/SIGDA Sixth International Symposium on Field Programmable Gate Arrays.ACM,Monterey,California,USA,1998:191-200.

Study and Realization of High-speed AD/DA Conversion Circuit

TONG Xu-sheng

(The 20th Research Institute of CETC,Xi'an 710068,China)

Abstract:The transmit/receive channel is an important part of communication system all along.Especially with the development of digital integrated circuit (IC),the analog circuit is replaced by high speed digital circuit step by step,so the high speed analog to digital/digital to analog (AD/DA) conversion circuit after transmit/receive channel becomes more important.This paper introduces a general realization method of high speed AD/DA conversion circuit,and the system has been already applied to a L-band communication system.

Key words:analog to digital/digital to analog conversion;digital circuit;field programmable gate array;digital signal processor

收稿日期:2016-02-29

中圖分類號:TN792

文獻標識碼:A

文章編號:CN32-1413(2016)02-0091-03

DOI:10.16426/j.cnki.jcdzdk.2016.02.023

猜你喜歡
模數(shù)數(shù)字電路
基于單片機和模數(shù)化設(shè)計的低壓側(cè)電壓監(jiān)視與保護裝置
模數(shù)化設(shè)計方法在景觀鋪裝設(shè)計中的應用
基于數(shù)字電路的定時器的設(shè)計
基于ENVI和ArcGis的云南省侵蝕模數(shù)圖量算方法
數(shù)字電子技術(shù)中的數(shù)字信號和數(shù)字電路
案例教學在數(shù)字電路教學改革中的應用研究
集成裝配建筑技術(shù)發(fā)展與范式研究
數(shù)字電路實驗的設(shè)計分析
龍泉驛區(qū)雷電災害風險調(diào)查評估與區(qū)劃
數(shù)字電路功耗的分析及優(yōu)化
凤山县| 文昌市| 革吉县| 扶风县| 屯昌县| 休宁县| 错那县| 淄博市| 金塔县| 神木县| 磐石市| 龙州县| 阳泉市| 江陵县| 巴中市| 安塞县| 峨边| 靖安县| 梁山县| 绥棱县| 利辛县| 敖汉旗| 徐水县| 西丰县| 苗栗县| 花莲市| 美姑县| 镇赉县| 久治县| 从江县| 桂平市| 定州市| 宝清县| 西平县| 丹凤县| 洞头县| 桑植县| 安龙县| 白河县| 渝北区| 双桥区|