国产日韩欧美一区二区三区三州_亚洲少妇熟女av_久久久久亚洲av国产精品_波多野结衣网站一区二区_亚洲欧美色片在线91_国产亚洲精品精品国产优播av_日本一区二区三区波多野结衣 _久久国产av不卡

?

基于FPGA的QAM信號(hào)發(fā)生器設(shè)計(jì)

2010-04-26 02:31郝小江繆志農(nóng)
中國(guó)測(cè)試 2010年2期
關(guān)鍵詞:時(shí)序幅度頻率

郝小江,繆志農(nóng),黃 昆

(攀枝花學(xué)院電氣信息工程學(xué)院,四川 攀枝花 617000)

1 引 言

為了滿足現(xiàn)代通信系統(tǒng)對(duì)傳輸速率和帶寬提出的新要求,人們不斷地推出一些新的數(shù)字調(diào)制解調(diào)技術(shù)。正交幅度調(diào)制解調(diào)(Quadrature Amplitude Modulation and Demodulation)就是一種高效的數(shù)字調(diào)制解調(diào)方式。與其他調(diào)制技術(shù)相比,這種調(diào)制解調(diào)技術(shù)能充分利用帶寬,具有很高的頻率利用率,且抗噪聲能力強(qiáng)。因而在中、大容量數(shù)字微波通信系統(tǒng)、有線電視網(wǎng)絡(luò)高速數(shù)據(jù)傳輸、衛(wèi)星通信等領(lǐng)域得到廣泛應(yīng)用。該文根據(jù)直接數(shù)字頻率合成技術(shù)(DDS),利用Altera公司的FPGA開發(fā)工具DSP Builder對(duì)正交幅度調(diào)制信號(hào)進(jìn)行建設(shè)計(jì),并進(jìn)行功能仿真和時(shí)序仿真,設(shè)計(jì)表明該系統(tǒng)設(shè)計(jì)的正確性和實(shí)用性。

FPGA(Field Programmable Gate Array)是目前廣泛采用的一種可編程器件,隨著微電子技術(shù)的發(fā)展,現(xiàn)場(chǎng)可編程門陣列(FPGA)得到了飛速發(fā)展。FPGA的時(shí)鐘延遲可達(dá)到納秒級(jí),結(jié)合其并行工作方式,在超高速、實(shí)時(shí)測(cè)控方面有非常廣闊的應(yīng)用前景,具有工作速度快、集成度高和現(xiàn)場(chǎng)可編程的優(yōu)點(diǎn)。它的應(yīng)用不僅使得數(shù)字電路系統(tǒng)的設(shè)計(jì)非常方便,并且還大大縮短了系統(tǒng)研制的周期,縮小了數(shù)字電路系統(tǒng)的體積和所用芯片的品種。而且它的時(shí)鐘頻率已可達(dá)到幾百兆赫茲,加上它的靈活性和高可靠性,幾乎可將整個(gè)設(shè)計(jì)系統(tǒng)下載于同一芯片中,實(shí)現(xiàn)片上系統(tǒng)(SOC),非常適合用于實(shí)現(xiàn)調(diào)制信號(hào)發(fā)生器的數(shù)字電路。

2 DDS的基本原理

直接數(shù)字頻率合成(Direct Digital Synthesizer-DDS)是一種新型的頻率合成技術(shù),基本原理是用全數(shù)字技術(shù)從相位概念直接合成波形。具有較高的頻率分辨率,可以實(shí)現(xiàn)快速的頻率切換,并且在頻率改變時(shí)能夠保持相位的連續(xù),很容易實(shí)現(xiàn)頻率、相位及幅度的數(shù)控調(diào)制。DDS的基本結(jié)構(gòu)如圖1所示,主要由相位累加器、相位調(diào)制器、正弦ROM查找表和D/A構(gòu)成,相位累加器是整個(gè)DDS核心,完成相位累加運(yùn)算。圖1中的相位累加器、相位調(diào)制器、正弦ROM查找表是DDS結(jié)構(gòu)中的數(shù)字部分。

圖1 基本DDS結(jié)構(gòu)

3 正交幅度調(diào)制建模設(shè)計(jì)

正交幅度調(diào)制信號(hào)發(fā)生器電路框圖如圖2所示,圖 2 中 a(t)和 b(t)為兩路相互獨(dú)立的待傳送的調(diào)制信號(hào)(通常為基帶信號(hào)),載頻信號(hào)源由基于DDS的正交信號(hào)發(fā)生器產(chǎn)生,它輸出兩路正交的正弦信號(hào)(sinω0t、cosω0t),經(jīng)過兩個(gè)乘法器可以獲得互為正交的平衡調(diào)幅波,其中一路為同相信號(hào)I(t),另一路為正交信號(hào)Q(t),I(t)、Q(t)表達(dá)式為:

兩路信號(hào)經(jīng)過加法器后產(chǎn)生互為正交的調(diào)幅信號(hào),表達(dá)式為:

X(t)是I(t)、Q(t)兩信號(hào)相加而得,所以X(t)的頻帶寬度等于 I(t)、Q(t)信號(hào)中帶寬最寬者(或等于 a(t)或 b(t)最寬帶寬的 2倍),如此可壓縮已調(diào)信號(hào)的帶寬,增加信道容量。

圖2 正交幅度調(diào)制原理圖

根據(jù)正交幅度調(diào)制原理,利用FPGA開發(fā)工具DSP Builder對(duì)正交幅度調(diào)制信號(hào)發(fā)生器進(jìn)行建模設(shè)計(jì),如圖3所示。圖中用高頻余弦信號(hào)(cosω0t)對(duì)鋸齒波a(t)和高頻正信號(hào)sinω0t對(duì)低頻正弦信號(hào)b(t)進(jìn)行調(diào)制,獲得正交的平衡調(diào)幅波,通過相加后就可獲得正度幅度調(diào)制信號(hào)。其算法仿真結(jié)果如圖4所示。

4 仿真分析與硬件實(shí)現(xiàn)

建模算法仿真完成后,需要對(duì)所設(shè)計(jì)的模型進(jìn)行功能仿真和時(shí)序仿真,以驗(yàn)證設(shè)計(jì)符合硬件特性。打開模型中的SignalComplier模塊,設(shè)置好參數(shù),把模型轉(zhuǎn)換為VHDL代碼、綜合及QuartusII適配。經(jīng)過分析轉(zhuǎn)換后的VHDL程序并將其轉(zhuǎn)換為ATOM netlist,最后編譯ATOM netlist。生成VHDL描述的是RTL級(jí)的,是針對(duì)具體的硬件結(jié)構(gòu)的,需要對(duì)生成的VHDL代碼進(jìn)行功能仿真。采用ModelSim基本單內(nèi)核的Verilog/VHDL混合仿真器,得到如圖5所示的模擬信號(hào)仿真圖和功能仿真圖。其模擬信號(hào)仿真結(jié)果與在MATLAB中算法仿真結(jié)果完全一致。

ModelSim完成的RTL級(jí)仿真只是功能仿真,其仿真結(jié)果并不能精確反映電路的全部硬件特性,進(jìn)行門級(jí)的時(shí)序仿真仍然十分重要,確保設(shè)計(jì)的QAM信號(hào)發(fā)生器的時(shí)序特性,以保證硬件器件的功能與設(shè)計(jì)一致。在QuartusII下打開項(xiàng)目文件,設(shè)置器件為EP1C6Q240C8,編譯后進(jìn)行時(shí)序仿真,其門級(jí)時(shí)序仿真波形如圖6所示。

圖4 正交幅度調(diào)制信號(hào)輸出波形

圖5 ModelSim模擬信號(hào)仿真和功能仿真結(jié)果

由圖6可以看出,與圖5功能仿真結(jié)果相比較,其功能仿真與時(shí)序仿真結(jié)果完全一致,產(chǎn)生輸出QAM信號(hào),表明設(shè)計(jì)的正確性。

QuartusII對(duì)ATOM網(wǎng)表文件進(jìn)行適配,產(chǎn)生FPGA目標(biāo)器件的編程與配置文件。最后鎖定引腳,把.sof文件下載到目標(biāo)器件,輸出信號(hào)分別接入示波器,可以產(chǎn)生QAM信號(hào)輸出,與仿真結(jié)果完全一致,達(dá)到設(shè)計(jì)要求。

5 結(jié)束語

基于DSP Builder的正交幅度調(diào)制信號(hào)實(shí)現(xiàn)方案,避免了VHDL編程的復(fù)雜性,而且又便于修改和擴(kuò)充其功能,對(duì)實(shí)現(xiàn)正交幅度調(diào)制信號(hào)具有很好的借鑒意義。因此采用DSP Builder設(shè)計(jì)正交幅度調(diào)制信號(hào)簡(jiǎn)單快捷且方便可調(diào),其輸出特性和調(diào)制特性很好,使設(shè)計(jì)正交幅度調(diào)制信號(hào)變得非常簡(jiǎn)單和快捷,并且信號(hào)的參數(shù)可靈活調(diào)整。

[1] 董國(guó)偉,李秋明,趙 強(qiáng),等.基于FPGA的直接數(shù)字頻率合成器的設(shè)計(jì)[J].儀器儀表學(xué)報(bào),2006(Z1):877-879.

[2]劉 晨,王森章.直接數(shù)字頻率合成器的設(shè)計(jì)及FPGA實(shí)現(xiàn)[J].微電子學(xué)與計(jì)算機(jī),2004,9(5):63-65.

[3] 樊昌信,曹麗娜.通信原理[M].北京:國(guó)防工業(yè)出版社,2008.

[4] 潘 松,黃繼業(yè),王國(guó)棟.現(xiàn)代DSP技術(shù)[M].西安:西安電子科技大學(xué)出版社,2004.

[5] 潘 松,黃繼業(yè),曾 毓.SOPC技術(shù)實(shí)用教程[M].北京:清華大學(xué)出版社,2005.

[6] 余晶晶,陶 成,賈懷義.基于FPGA與DDS技術(shù)的通用調(diào)制平臺(tái)的研究[J].電測(cè)與儀表,2007(5):47-50.

[7] 賴昭勝,管立新.基于Dsp Builder的DDS實(shí)現(xiàn)及其應(yīng)用[J].微計(jì)算機(jī)信息,2006,11(2):186-188.

[8]李志鵬,郭 勇,沈 軍.基于DDS技術(shù)實(shí)現(xiàn)信號(hào)發(fā)生器[J].微計(jì)算機(jī)信息,2007,19(2):175-177.

[9] 周 媛,賈懷義.基于FPGA的全數(shù)字64QAM調(diào)制解調(diào)器設(shè)計(jì)[J].電視技術(shù),2007(1):40-42.

[10]張 騫.基于ADL5385的128QAM發(fā)送器設(shè)計(jì) [J].電子設(shè)計(jì)工程,2009,17(3):111-113.

[11]梁海麗,段吉海,游路路.1024QAM調(diào)制解調(diào)系統(tǒng)的FPGA 實(shí)現(xiàn)[J].電視技術(shù),2007(4):31-32,35.

猜你喜歡
時(shí)序幅度頻率
清明
單次止損幅度對(duì)組合盈虧的影響
振動(dòng)與頻率
基于不同建設(shè)時(shí)序的地鐵互聯(lián)互通方案分析
微波超寬帶高速數(shù)控幅度調(diào)節(jié)器研制
基于FPGA 的時(shí)序信號(hào)光纖傳輸系統(tǒng)
無線電頻率的特點(diǎn)
基于ANSYS的四連桿臂架系統(tǒng)全幅度應(yīng)力分析
一類非線性離散動(dòng)力系統(tǒng)的頻率收斂性
基于模體演化的時(shí)序鏈路預(yù)測(cè)方法