国产日韩欧美一区二区三区三州_亚洲少妇熟女av_久久久久亚洲av国产精品_波多野结衣网站一区二区_亚洲欧美色片在线91_国产亚洲精品精品国产优播av_日本一区二区三区波多野结衣 _久久国产av不卡

?

基于90 nm GaAs PHEMT工藝的二次倍頻器芯片的設(shè)計(jì)

2020-07-09 08:30任璇
現(xiàn)代信息科技 2020年23期
關(guān)鍵詞:芯片

摘 ?要:基于90 nm GaAs PHEMT工藝設(shè)計(jì)了一款二次倍頻器芯片,通過(guò)探針臺(tái)對(duì)芯片性能進(jìn)行了評(píng)估。倍頻器芯片輸入頻率為9~15 GHz,輸出頻率為18~30 GHz。芯片電路中包含了輸入、輸出兩級(jí)驅(qū)動(dòng)放大器、一個(gè)二次倍頻器和一個(gè)帶通濾波器,可以實(shí)現(xiàn)將典型輸入功率為3 dBm的9~15 GHz的輸入信號(hào)倍頻輸出為功率大于15 dBm的18~30 GHz的二倍頻輸出信號(hào),并且輸出的二倍頻信號(hào)對(duì)基波信號(hào)的抑制度可以達(dá)到30 dBc以上。倍頻器芯片的尺寸為1.9 mm×1.2 mm。

關(guān)鍵詞:GaAs;PHEMT;倍頻器;芯片;諧波抑制

中圖分類號(hào):TN771 ? ? 文獻(xiàn)標(biāo)識(shí)碼:A 文章編號(hào):2096-4706(2020)23-0025-04

Design of Second Frequency Multiplier Chip Based on 90 nm GaAs PHEMT Process

REN Xuan

(The 14th Research Institute of China Electronics Technology Group Corporation,Nanjing ?210013,China)

Abstract:Based on 90 nm GaAs PHEMT process,a second frequency multiplier chip is designed,and the performance of the chip is evaluated by the probe station. The input frequency of the frequency multiplier chip is 9~15 GHz and the output frequency is 18~30 GHz. The chip circuit contains of an input and output two-stage driver amplifier,a second frequency multiplier and a band-pass filter,which can double the input signal of 9~15 GHz with a typical input power of 3 dBm to the output signal of 18~30 GHz with a power greater than 15 dBm,and the suppression of the output second frequency multiplier signal to the fundamental signal can reach more than 30 dBc. The size of the frequency multiplier chip is 1.9 mm×1.2 mm.

Keywords:GaAs;PHEMT;frequency multiplier;chip;harmonic suppression

0 ?引 ?言

經(jīng)過(guò)了多年的發(fā)展和完善,目前無(wú)線通信技術(shù)已經(jīng)成為人們生產(chǎn)生活中不可或缺的關(guān)鍵技術(shù)之一,對(duì)促進(jìn)經(jīng)濟(jì)社會(huì)發(fā)展具有無(wú)可替代的重要作用。隨著信息容量的不斷擴(kuò)大,傳統(tǒng)的頻段范圍越來(lái)越難以滿足日益增長(zhǎng)的通信要求,而毫米波頻段具有更寬的頻譜范圍和更大的信息容量,可以很好地解決目前存在的諸多難題。毫米波領(lǐng)域現(xiàn)在已經(jīng)成為研究的熱點(diǎn)領(lǐng)域,受到各國(guó)科研單位的重視。伴隨著微波頻段的不斷提高,通信系統(tǒng)對(duì)振蕩器的要求也隨之提高。倍頻器可以將頻率較低的本振信號(hào)進(jìn)行倍頻處理從而得到高頻的信號(hào),這就大大降低了對(duì)振蕩器的設(shè)計(jì)要求,研究倍頻器對(duì)于提升通信系統(tǒng)的整體性能具有重要意義。倍頻器在雷達(dá)系統(tǒng)、電子戰(zhàn)以及其他通信系統(tǒng)中都有著大規(guī)模的應(yīng)用,基于此筆者設(shè)計(jì)了一款高性能倍頻器。一般而言,在電路中利用半導(dǎo)體器件的非線性特性就可以實(shí)現(xiàn)倍頻效果[1,2],本文中使用的二極管倍頻器就是基于這個(gè)原理工作的。

1 ?倍頻原理

一般的,只要是具有非線性特性的半導(dǎo)體器件都可以實(shí)現(xiàn)頻率變化的功能從而出現(xiàn)倍頻效果。在實(shí)際工程應(yīng)用中一般都要求倍頻電路有一個(gè)較寬的頻帶和相對(duì)較高的效率,因此為了保證倍頻電路的性能,經(jīng)常將非線性電導(dǎo)器件作為實(shí)現(xiàn)倍頻功能[3]的主要元器件。二極管結(jié)構(gòu)簡(jiǎn)單,價(jià)格也相對(duì)較低,是一種使用范圍非常廣泛的半導(dǎo)體器件,二極管也經(jīng)常被用于倍頻電路之中。理論上講只要將二極管接入電路中便可以通過(guò)它的非線性特性產(chǎn)生倍頻效果,在實(shí)際工程應(yīng)用中出于倍頻效率的考慮,二極管倍頻電路經(jīng)常采用二極管對(duì)的布局形式。如圖1所示,這種由二極管對(duì)構(gòu)成的倍頻電路在提高了倍頻效率的同時(shí)也加強(qiáng)了對(duì)基波以及其他奇次諧波部分的抑制[4,5]。

圖1中的倍頻電路由一個(gè)反向的二極管對(duì)和巴倫結(jié)構(gòu)構(gòu)成。如圖1所示,輸入信號(hào)首先通過(guò)一對(duì)極性方向相反的二極管對(duì),隨后通過(guò)一個(gè)巴倫結(jié)構(gòu),最后在輸出端就可以得到一個(gè)倍頻信號(hào)。由于二極管對(duì)中的二極管極性相反,所以這兩個(gè)二極管并不是同時(shí)導(dǎo)通的,它們是在信號(hào)的正負(fù)兩個(gè)周期時(shí)分別處于導(dǎo)通狀態(tài)。在此將通過(guò)兩個(gè)二極管的電流分別設(shè)為i1和i2,二極管的反向飽和電流設(shè)為Is,根據(jù)二極管的特性i1和i2用公式可以分別表示為:

i1=Is[e-αν-1] ? ? ? ? ? ? ? ? ? ? ? ? ? ? ? ? (1)

i2=Is[eαν-1] ? ? ? ? ? ? ? ? ? ? ? ? ? ? ? ? ?(2)

式中ν=Vcos(ωt),α= 。

其中,V為電壓,ω為角頻率,t為時(shí)間,n為理想因子,K為玻爾茲曼常數(shù),T為絕對(duì)溫度。

根據(jù)i1和i2,輸出的電流iL可以表示為:

iL==is[cos(αV)-1] ? ? ? ? ? ? ? ? ? (3)

可以將cos(αV)進(jìn)行級(jí)數(shù)展開(kāi),可以得到:

iL=i0-Is+2[incos(nωt)] ? ? ? ? ? ? ? ? ?(4)

根據(jù)式(4)可以看出輸出的電流中只有偶次分量,而不存在奇次分量。這種結(jié)構(gòu)是實(shí)現(xiàn)偶次倍頻的一種理想結(jié)構(gòu),本文中的二倍頻器就是基于這種結(jié)構(gòu)設(shè)計(jì)的。

2 ?芯片結(jié)構(gòu)及設(shè)計(jì)

2.1 ?芯片結(jié)構(gòu)

本文基于90 nm GaAs PHEMT工藝制作了一個(gè)二次倍頻器芯片,它可以處理9~15 GHz范圍內(nèi)的輸入信號(hào),使其頻段倍頻至二倍,并且輸出信號(hào)對(duì)基波有著較高的抑制度。

一般的,只有信號(hào)達(dá)到一定的功率才可以推動(dòng)倍頻器正常工作,在輸入信號(hào)的功率較小時(shí)就需要通過(guò)放大器對(duì)其進(jìn)行放大,而后推動(dòng)倍頻器工作,從而得到所需的倍頻信號(hào),最后倍頻信號(hào)經(jīng)過(guò)濾波器濾波就得到了對(duì)諧波抑制較高的倍頻信號(hào)。如果需要得到一個(gè)功率較高的信號(hào),可以在輸出端加一個(gè)放大器對(duì)輸出的二次倍頻信號(hào)進(jìn)行放大。本文中設(shè)計(jì)的二次倍頻器由于其輸入信號(hào)較小,所以需要首先將信號(hào)通過(guò)放大器進(jìn)行放大,而后通過(guò)倍頻器、濾波器和輸出級(jí)放大器之后就可以得到一個(gè)對(duì)其他次諧波抑制度較高的并且具有較高功率的二次倍頻信號(hào)。本文中二次倍頻器芯片的原理框圖如圖2所示。

2.2 ?芯片設(shè)計(jì)

在本文一共涉及兩個(gè)放大器、一個(gè)倍頻器以及一個(gè)濾波器。兩個(gè)放大器是分別位于芯片輸入端的輸入級(jí)放大器,它對(duì)基波信號(hào)進(jìn)行放大,使基波信號(hào)達(dá)到足夠推動(dòng)倍頻電路工作的程度,其工作頻段為9~15 GHz;另外一個(gè)是位于芯片輸出端的輸出級(jí)放大器,它對(duì)通過(guò)濾波器之后的二次諧波信號(hào)進(jìn)行放大,使輸出信號(hào)滿足輸出功率要求,其工作頻段為18~30 GHz。本文中設(shè)計(jì)的兩個(gè)放大器采用的均為自偏形式的驅(qū)動(dòng)放大器,它們均采用5 V電壓供電。為了保證倍頻器可以正常工作并使芯片具有較高的輸出功率,輸入和輸出放大器都具有較高的增益和輸出P-1。輸入級(jí)放大器增益和P-1以及輸出級(jí)放大器的增益和P-1的ADS仿真[6]結(jié)果分別如圖3、圖4、圖5、圖6所示。

從圖3和圖4可以看出,當(dāng)3 dBm的輸入信號(hào)通過(guò)輸入級(jí)放大器以后可以將其功率提升至15 dBm以上,這足以保證其可以推動(dòng)倍頻電路部分正常工作。從圖5和圖6可以看出,當(dāng)通過(guò)倍頻器和濾波器之后的信號(hào)通過(guò)此放大器以后可以保證輸出的二倍頻信號(hào)有較高的輸出功率。

本文中設(shè)計(jì)的倍頻芯片電路采用的是無(wú)源巴倫和二極管對(duì)的形式,該形式可以將輸入的基波信號(hào)進(jìn)行倍頻處理,倍頻至所需的二次倍頻信號(hào)。根據(jù)倍頻原理部分對(duì)倍頻電路的分析和相關(guān)的公式推導(dǎo)可知輸入信號(hào)經(jīng)過(guò)倍頻器以后在輸出信號(hào)中將只存在信號(hào)的偶次諧波分量,這是在理想的情況才可以下成立的。由于在實(shí)際工程中電路并不能達(dá)到完全的理想平衡狀態(tài),輸出信號(hào)中依然會(huì)存在奇次諧波分量,在實(shí)際工程操作中可以通過(guò)加入一個(gè)帶通濾波器進(jìn)行濾波,從而得到一個(gè)對(duì)其他次諧波抑制度都較高的二次倍頻信號(hào)。

3 ?測(cè)試結(jié)果

本文中設(shè)計(jì)的芯片可以使用探針對(duì)裸芯片按照設(shè)計(jì)要求進(jìn)行整體評(píng)估測(cè)試,根據(jù)指標(biāo)要求在此給出不同輸入功率下的輸出功率曲線、輸入功率為3 dBm時(shí)的基波和二次諧波功率、輸入功率為3 dBm時(shí)不同溫度下的二次倍頻輸出功率、輸入回波損耗和輸出回波損耗的實(shí)際測(cè)試結(jié)果。

從圖7中可以看出,當(dāng)輸入信號(hào)的功率在1~10 dBm的范圍內(nèi)變化時(shí)輸出的二倍頻信號(hào)的值均保持在14.5 dBm以上,并且當(dāng)輸入信號(hào)的功率達(dá)到5 dBm以上時(shí)輸出的二倍頻信號(hào)功率可以保持在一個(gè)較為穩(wěn)定的范圍內(nèi)。通過(guò)上述分析,該倍頻器芯片具有一個(gè)比較寬的輸入功率范圍和相對(duì)較高的輸出功率值。

從圖8可以看出當(dāng)輸入功率為3 dBm輸入時(shí)輸出的基波功率和二次諧波功率相差很大,輸出的二次諧波的功率可以到達(dá)15 dBm以上,而基波的功率基本上都在-15 dBm以下,二次諧波對(duì)基波的抑制度在9~15 GHz整個(gè)頻段內(nèi)都可以到30 dBc以上,表明該芯片具有較高的諧波抑制度。

從圖9可以看出當(dāng)輸入功率為3 dBm時(shí)輸出的二次諧波功率在高溫125 ℃時(shí)會(huì)有一些下降,不過(guò)在整個(gè)頻段范圍內(nèi)還可以保持14 dBm以上的較高輸出功率值,在常溫25 ℃和低溫-55 ℃時(shí)輸出的二次倍頻功率值均在15 dBm以上。該倍頻器在高溫125 ℃、常溫25 ℃和低溫-55 ℃狀態(tài)下均可以保持較高的二次倍頻輸出功率。

圖10和圖11給出了不同溫度下(高溫125 ℃、常溫25 ℃和低溫-55 ℃)該芯片的輸入回波損耗和輸出回波損耗。從圖10可以看出對(duì)輸入信號(hào)而言,在常溫25 ℃下該芯片的輸入回波損耗在大部分頻帶內(nèi)保持在-20.0 dB以下,最差的也在-17.5 dB左右;在高溫125 ℃和低溫-55 ℃的情況下回波也均保持在-15.0 dB以下;從圖11可以看出對(duì)于輸出信號(hào)而言,不管在高溫125 ℃、常溫25 ℃還是低溫-55 ℃下該芯片的輸出回波損耗在大部分帶寬內(nèi)都保持在-20.0 dB以下,在頻帶高端處回波損耗的指標(biāo)略差,但是也基本上可以保持在-10 dB以下的水平。

4 ?結(jié) ?論

本文中基于90 nm GaAs PHEMT工藝中研制了一款二次倍頻器芯片,該芯片布局結(jié)構(gòu)緊湊,尺寸為1.9 mm×1.2 mm。該倍頻器芯片內(nèi)包含了輸入級(jí)放大器電路、倍頻器電路、濾波器電路和輸出級(jí)放大器電路,它可以將輸入的9~15 GHz的基波信號(hào)倍頻至18~30 GHz的二次倍頻信號(hào),并且當(dāng)輸入信號(hào)的功率值為典型輸入功率3 dBm時(shí),該倍頻器芯片可以將輸入信號(hào)的功率從3 dBm提升至15 dBm以上。該倍頻器芯片在保證可以得到一個(gè)較大的二次倍頻信號(hào)的同時(shí)其基波抑制度也同時(shí)達(dá)到了30 dBc以上,并且在高溫、常溫和低溫狀態(tài)下均有良好的輸入和輸出回波損耗。

參考文獻(xiàn):

[1] YU L T,CHEN P Y,WANG H. A broadband PHEMT MMIC distributed doubler using high-pass drain line topology [J].IEEE Microwave Wireless Components Letter,2004,14(5):201-203.

[2] JUNG D Y,PARK C S. A Low-Power,High-suppression V-band Frequency Doubler in 0.13um CMOS [J].IEEE Microwave and Wireless Components Letters,2008,18(8):551-553.

[3] KALLFASS I,TESSMANN A,MASSLER H,et al. Balanced active frequency multipliers for W-band signal sources [C].IEEE European Microwave Integrated Circuits Conference Symp,2011:101-104.

[4] 王凱.X波段倍頻器研究與設(shè)計(jì) [D].成都:電子科技大學(xué),2010.

[5] 陳茄.超寬帶有源倍頻器MMIC的設(shè)計(jì) [D].成都:電子科技大學(xué),2009.

[6] 徐興福.ADS2008射頻電路設(shè)計(jì)與仿真實(shí)例 [M].北京:電子工業(yè)出版社,2009.

作者簡(jiǎn)介:任璇(1980—),女,漢族,安徽巢湖人,工程師,本科,畢業(yè)于武漢理工大學(xué),研究方向:微波芯片發(fā)展。

猜你喜歡
芯片
芯片大探秘
只要技術(shù)深,沙子可變芯
沙粒變身芯片的漫漫長(zhǎng)路
裝錯(cuò)芯片的機(jī)器人
華捷艾米3D視覺(jué)處理芯片IMI3000
植入芯片變身“超人”,揮手開(kāi)門不再是傳說(shuō)
透視眼
什么是AMD64
長(zhǎng)江8號(hào)
小小芯片威力大