新思科技近日宣布其IC Validator物理驗證解決方案的最新版本啟用上市,該解決方案包含多項創(chuàng)新技術(shù),可加快前沿應(yīng)用推向市場的時間。
IC Validator獨特的彈性CPU調(diào)配技術(shù)可為本地和云環(huán)境的物理簽核節(jié)省多達40%的計算時間。另一項創(chuàng)新技術(shù)包含機器學習驅(qū)動的問題源頭分析,可自動識別關(guān)鍵的設(shè)計規(guī)則檢查(DRC)問題,從而更快地實現(xiàn)DRC的收斂。此外,與傳統(tǒng)LVS技術(shù)相比,Explorer LVS可使SoC運行速度加快30倍,調(diào)試速度也能得到數(shù)量級的提升。
新思科技芯片設(shè)計集團高級副總裁Raja Tabet表示:“設(shè)計規(guī)模不斷擴大、制造復雜性不斷升級,開發(fā)前沿的客戶面臨設(shè)計收斂的挑戰(zhàn)。及時的物理驗證收斂對于滿足苛刻的流片時間起到了至關(guān)重要的作用。新思科技IC Validator的創(chuàng)新功能將為開發(fā)者提供更高的性能、更高生產(chǎn)率和更快的芯片上市速度?!?/p>
作為新思科技Fusion Design Platform和Custom Design Platform的重要組成部分, IC Validator是一款全面且具有高度可擴展性的物理驗證解決方案。該解決方案包括DRC、LVS、可編程式電學規(guī)則檢查(PERC),虛擬金屬填充和DFM等增強功能。
IC Validator采用智能內(nèi)存感知負載調(diào)度和均衡技術(shù),具有高性能和高度可擴展性等特點,可最大限度地利用主流硬件。它可以在多臺機器上同時使用多線程和分布式處理,并且可擴展到1000多個CPU,如此看來,其優(yōu)勢是顯著的。
新思科技Fusion Design Platform中的IC Validator驗證可實現(xiàn)快速DRC檢查、自動修復、考慮時序的填充和簽核,以及與STAR RC集成,從而可加快收斂速度。
IC Validator的實時DRC檢查技術(shù)可以在新思科技的Custom Design Platform平臺上,按要求的實現(xiàn)實時DRC監(jiān)測。(美通)