国产日韩欧美一区二区三区三州_亚洲少妇熟女av_久久久久亚洲av国产精品_波多野结衣网站一区二区_亚洲欧美色片在线91_国产亚洲精品精品国产优播av_日本一区二区三区波多野结衣 _久久国产av不卡

?

一種基于前饋網(wǎng)絡(luò)的素數(shù)Sigma-Delta調(diào)制器優(yōu)化設(shè)計*

2016-09-09 08:29王鎮(zhèn)道阮忠周
關(guān)鍵詞:調(diào)制器素數(shù)毛刺

王鎮(zhèn)道,阮忠周

(湖南大學(xué) 物理與微電子科學(xué)學(xué)院,湖南 長沙 410082)

?

一種基于前饋網(wǎng)絡(luò)的素數(shù)Sigma-Delta調(diào)制器優(yōu)化設(shè)計*

王鎮(zhèn)道,阮忠周?

(湖南大學(xué) 物理與微電子科學(xué)學(xué)院,湖南 長沙410082)

Sigma-Delta調(diào)制器是小數(shù)分頻鎖相環(huán)(Phase Locked Loop, PLL)中的關(guān)鍵模塊,其噪聲整形效果直接影響PLL的輸出雜散、頻率精度等性能.已有調(diào)制器均不能同時解決輸出序列周期短、輸出小數(shù)值無法覆蓋0到1以及輸出存在誤差問題.針對這些問題,提出了一種新型的、基于前饋網(wǎng)絡(luò)的素數(shù)調(diào)制器結(jié)構(gòu),使調(diào)制器的輸出序列周期在任何輸入值和初始值下都能達(dá)到M3,比傳統(tǒng)調(diào)制器增大約M2/2倍,解決了已有調(diào)制器的輸出序列周期短的問題,其中M為比2n0小的最大素數(shù),n0為調(diào)制器中加法器的位數(shù).提出的調(diào)制器還保證了輸出小數(shù)值能夠覆蓋0~1、輸出無誤差.仿真結(jié)果表明,得益于輸出序列周期更長,提出的調(diào)制器比已有的調(diào)制器更能有效去除輸出量化噪聲功率譜中的毛刺,噪聲整形性能更接近理想調(diào)制器.

Sigma-Delta調(diào)制器;量化噪聲;功率譜;前饋網(wǎng)絡(luò);素數(shù)

小數(shù)分頻器是鎖相環(huán)(Phase Locked Loop, PLL)頻率綜合器中的關(guān)鍵模塊[1],它解決了整數(shù)分頻PLL中輸出頻率精度受限于輸入?yún)⒖碱l率的問題[2].傳統(tǒng)的小數(shù)分頻器是基于數(shù)字累加器,小數(shù)分頻值α直接決定了累加器的輸出y[n]的周期,使PLL的輸出功率譜在距離中心頻率α·fref處產(chǎn)生小數(shù)雜散,其中fref為PLL的輸入?yún)⒖碱l率[2].Sigma-Delta調(diào)制器憑借著優(yōu)秀的噪聲整形性能解決了小數(shù)雜散問題,被廣泛地應(yīng)用于小數(shù)分頻PLL中[3-5].

然而,傳統(tǒng)的Sigma-Delta調(diào)制器在某些特定輸入下輸出序列周期仍然很短,使調(diào)制器的輸出量化噪聲功率譜存在嚴(yán)重的毛刺,影響PLL輸出雜散.通過對調(diào)制器的輸入施加抖動可以有效地打亂調(diào)制器的輸出序列,達(dá)到延長序列周期的效果[6-7].然而,在施加抖動的同時也引入了抖動噪聲,拉高了調(diào)制器的輸出噪底.針對這個問題,文獻(xiàn)[8]在高階調(diào)制器中添加額外的延遲單元,并對抖動噪聲施加二階高通濾波器,從而降低了低頻處量化噪聲的噪底,但該結(jié)構(gòu)使原本為高通的量化噪聲傳輸函數(shù)變成了帶通[8].文獻(xiàn)[9]對多級調(diào)制器中第一階調(diào)制器設(shè)定奇數(shù)初始值來延長序列周期,但這種方式并不能顯著地增長序列周期,并且即使調(diào)制器的階數(shù)增加,序列周期長度仍然不變.文獻(xiàn)[10]通過設(shè)定調(diào)制器中加法器的模值為素數(shù),保證了調(diào)制器在任何輸入下的序列周期均能達(dá)到該素數(shù)值,同樣地,這種結(jié)構(gòu)中僅第一階調(diào)制器起到了延長序列周期的效果,第二階及以上的調(diào)制器對輸出序列周期無任何貢獻(xiàn).文獻(xiàn)[11-12]在傳統(tǒng)的一階調(diào)制器上施加了額外的反饋,使輸出序列周期隨著調(diào)制器階數(shù)的增加呈指數(shù)增長,但該結(jié)構(gòu)的輸出小數(shù)范圍無法覆蓋0~1,導(dǎo)致PLL的輸出頻率存在死區(qū),此外,該結(jié)構(gòu)的輸出與設(shè)定值之間存在誤差,引起PLL輸出的頻率偏差.文獻(xiàn)[13]在多級調(diào)制器之間施加額外的前饋電路,較大程度上增長了輸出序列周期,然而,當(dāng)調(diào)制器輸入為某些特定的數(shù)時,第一階調(diào)制器輸出序列周期很短,影響了整體的輸出序列周期.

針對已有的Sigma-Delta調(diào)制器存在的這些問題,本文提出了一種改進(jìn)的調(diào)制器結(jié)構(gòu),通過設(shè)定每一階調(diào)制器中加法器的模值為素數(shù),并在相鄰階數(shù)調(diào)制器之間施加前饋電路,不僅保證了輸出小數(shù)范圍能覆蓋0~1,輸出不存在誤差,而且使調(diào)制器輸出序列周期達(dá)到M3,比傳統(tǒng)結(jié)構(gòu)增大了約M2/2,其中M為比2n0小的最大素數(shù),n0為調(diào)制器中加法器的位數(shù).仿真結(jié)果表明,提出的調(diào)制器結(jié)構(gòu)能更有效地消除量化噪聲功率譜上的毛刺,噪聲整形性能更接近理想調(diào)制器.

1 調(diào)制器結(jié)構(gòu)

本文提出的調(diào)制器結(jié)構(gòu)框圖如圖1所示,圖中左邊的虛線框內(nèi)是模值M為素數(shù)的一階Sigma-Delta調(diào)制器,即文獻(xiàn)[10]中的一階調(diào)制器,其中M為比2n0小的最大素數(shù),n0為調(diào)制器中加法器的位數(shù).與文獻(xiàn)[10]不同的是,本文提出的調(diào)制器結(jié)構(gòu)在相鄰階次的一階調(diào)制器之間增加了前饋電路,該前饋網(wǎng)絡(luò)把每階調(diào)制器的輸出與量化誤差相加作為下一階調(diào)制器的輸入.右邊虛線框內(nèi)為噪聲消除電路.e1[n],e2[n],e3[n]為3個量化器的量化噪聲;y1[n],y2[n],y3[n]為3個一階調(diào)制器的輸出.3個一階Sigma-Delta調(diào)制器在Z域的傳輸函數(shù)分別為:

(1)

(2)

(3)

式中:E1[z],E2[z]和E3[z]分別為-e1[n],-e2[n]和-e3[n]的Z變換.

圖1 調(diào)制器結(jié)構(gòu)框圖

噪聲消除電路在Z域的傳輸函數(shù)為:

Y(z)=Y1(z)+(1-z-1)Y2(z)+

(1-z-1)2Y3(z).

(4)

最終可以得到:

Y(z)=STF(z)·X(z)+NTF(z)·E(z).

(5)

式中:

(6)

NTF(z)=(1-z-1)3;

(7)

(8)

從式(6)中可以看出,信號傳輸函數(shù)STF(z)包含了3個部分,分別是全通函數(shù)、一階高通函數(shù)和二階高通函數(shù).由于Sigma-Delta調(diào)制器應(yīng)用于小數(shù)分頻器時,輸入x[n]為常數(shù),經(jīng)過高通函數(shù)后得到的值為0,因此STF(z)中僅全通函數(shù)1/M對調(diào)制器的輸出有貢獻(xiàn),即STF(z)=1/M.

量化噪聲傳輸函數(shù)NTF(z)是三階高通濾波器.把量化噪聲e1[n],e2[n],e3[n]建模成獨立的加性白噪聲后,可得到理想情況下輸出量化噪聲的功率譜密度為:

(9)

其中:fn為歸一化頻率,取值范圍為0~1.

2 調(diào)制器性能分析

Sigma-Delta調(diào)制器應(yīng)用于小數(shù)分頻器時,有3個關(guān)鍵性能需要考慮,分別是:

2)輸出誤差:為了使PLL的輸出頻率與設(shè)定值一致,要求調(diào)制器的輸入值與輸出小數(shù)值之間呈線性關(guān)系[13].因此調(diào)制器輸入值為X時,輸出的小數(shù)分頻值應(yīng)為X/N,其中N為調(diào)制器的模值.當(dāng)輸出小數(shù)值為X/N+λ時,則輸出頻率與設(shè)定值相差λfref.

3)輸出序列周期:采用數(shù)字電路實現(xiàn)Sigma-Delta調(diào)制器時,調(diào)制器等效于一個有限狀態(tài)機(Finite State Machine, FSM),因此其輸出序列周期是一個有限值[9].假設(shè)調(diào)制器的輸出序列周期為L,則量化噪聲的功率將會分布在L個點上.當(dāng)L的數(shù)值很小時,會導(dǎo)致量化噪聲輸出功率譜出現(xiàn)嚴(yán)重的毛刺.因此,在設(shè)計調(diào)制器結(jié)構(gòu)時,需要盡可能地延長輸出序列周期.

2.1輸出小數(shù)范圍

在用數(shù)字電路實現(xiàn)Sigma-Delta調(diào)制器時,需要使用加法器實現(xiàn)高通函數(shù)和噪聲消除函數(shù)[14].當(dāng)累加器的輸入大于2M時,累加器溢出.在本文提出的調(diào)制器結(jié)構(gòu)中,x[n],e1[n],e2[n],e3[n]的數(shù)值范圍為0~M-1,前饋網(wǎng)絡(luò)的取值范圍是0~1,因此不存在加法器溢出問題.

表1列出了已有調(diào)制器和本文提出的調(diào)制器輸入范圍以及小數(shù)覆蓋范圍的對比,其中假設(shè)加法器的位數(shù)為n0,N的取值為2n0,M是比N小的最大素數(shù).從表1中可知,HK-MASH結(jié)構(gòu)的小數(shù)覆蓋范圍小于1,因此以HK-MASH結(jié)構(gòu)為小數(shù)分頻器的PLL輸出頻率將存在死區(qū),而其他調(diào)制器結(jié)構(gòu)的輸出小數(shù)值均能覆蓋[0, 1].

表1 調(diào)制器輸入范圍對比

2.2輸出誤差

在提出的調(diào)制器結(jié)構(gòu)中,當(dāng)輸入值x[n]為常數(shù)X時,信號傳輸函數(shù)STF(z)為1/M,得到的輸出小數(shù)值為X/M,因此調(diào)制器的輸出與輸入之間呈線性關(guān)系,不存在誤差.表2列出了已有調(diào)制器和本文提出的調(diào)制器的輸出誤差對比.可以看出,除HK-MASH之外的調(diào)制器結(jié)構(gòu)輸出誤差均為0,而HK-MASH的輸出誤差隨著輸入的增大而線性增大.

表2 調(diào)制器的輸出誤差對比

2.3輸出序列周期

本文提出的三階調(diào)制器結(jié)構(gòu)是由3個一階調(diào)制器級聯(lián)得到的,其中一階調(diào)制器的數(shù)學(xué)模型如圖2所示.從圖2中可以得到:

(10)

(11)

聯(lián)立等式(10)和(11)可以得到:

(12)

因此,對于三階調(diào)制器,得到如下3個等式:

(13)

(14)

(15)

圖2 一階調(diào)制器數(shù)學(xué)模型

從圖2中,還可以得出:

(16)

(17)

當(dāng)i取值為1和2時,分別把等式(13)和(14)代入式(17),可以得到式(18)和(19):

(18)

s2[0])modM}/M.

(19)

對式(13)和(14)的左右兩邊分別進(jìn)行求和,得到式(20)和(21):

(20)

(21)

設(shè)調(diào)制器的輸出序列周期長度為L,則對于e3[n],等式(22)必然成立.

e3[L]-e3[0]=0

(22)

通過聯(lián)立式(18),(19),(20),(21)和(22),可以得到式(23).

(23)

其中:

(24)

其中:

由于X的取值范圍是0到M-1,為了使式(24)等于0,即滿足式(22)這個條件,K1必須取M的整數(shù)倍,所以原假設(shè)K1不為M的整數(shù)倍不成立.重新假設(shè)K1=K2M,即L=K2M2,并代入式(23)可得:

e3[L]-e3[0]=K2XmodM.

(25)

表3列出了已有調(diào)制器和本文提出的調(diào)制器的輸出序列周期對比,傳統(tǒng)結(jié)構(gòu)和素數(shù)結(jié)構(gòu)的輸出序列周期長度都很短,JS-MASH結(jié)構(gòu)的輸出序列周期長度的最大值與最小值之間差別較大,其最小值遠(yuǎn)小于HK-MASH和本文提出的結(jié)構(gòu)的最小值.而本文提出的調(diào)制器結(jié)構(gòu)和HK-MASH都能保證輸出序列周期在任意輸入和初始值下均達(dá)到M3.

表3 調(diào)制器的輸出序列周期對比

綜上所述,在輸出序列周期長度方面,只有本文提出的結(jié)構(gòu)和HK-MASH才能保證在任何輸入和初始值下均達(dá)到一個穩(wěn)定的、足夠長的數(shù)值.而其他調(diào)制器在某些特定輸入時存在輸出序列太短問題.但HK-MASH的輸出小數(shù)范圍無法覆蓋0~1,且輸出誤差隨著輸入的增大而增大,而本文提出的調(diào)制器結(jié)構(gòu)均不存在這些問題.

3 調(diào)制器的性能仿真

Sigma-Delta調(diào)制器應(yīng)用于小數(shù)分頻器時,在特定的帶寬內(nèi),量化噪聲總功率為定值.輸出序列周期長度越大,量化噪聲功率分布越廣泛,輸出量化功率譜也越平滑.輸出序列周期達(dá)到一定數(shù)值時,才能有效地消除量化噪聲功率譜上的毛刺.

圖3是已有調(diào)制器和本文提出的調(diào)制器的輸出功率譜,這些功率譜都是在加法器為9位,輸入值為256的情況下得到的.圖中的虛線為理想情況下的輸出量化噪聲功率譜,是通過把量化噪聲建模成理想白噪聲后,再乘上噪聲傳輸函數(shù)得到的.

從圖3中可以看出,在傳統(tǒng)結(jié)構(gòu)中,倘若不采取任何措施,量化噪聲功率譜只有兩個毛刺,在設(shè)定初始值為奇數(shù)后,噪聲功率譜得到了較大的改善.同樣地,設(shè)置調(diào)制器的模值為素數(shù)也在一定程度上改善了噪聲功率譜密度的毛刺問題.然而由于采用這兩種方法時,輸出序列周期仍然較小,無法有效平滑量化噪聲功率譜.施加抖動可有效地解決功率譜上毛刺的問題,但同時也使噪底大大增大.盡管對抖動進(jìn)行一階高通整形后,可使噪底降低,但與理想的噪聲功率譜仍然相差較遠(yuǎn).與前面所述的幾種方法相比,JS-MASH結(jié)構(gòu)的調(diào)制器在很大程度上減小了功率譜上毛刺的大小,但由于輸入值是加法器模值的一半,第一階調(diào)制器的輸出序列周期長度僅為2,最終導(dǎo)致JS-MASH的輸出序列周期長度僅達(dá)到524 288,仍然無法有效地平滑量化噪聲功率譜.而本文提出的結(jié)構(gòu)和HK-MASH的輸出序列長度都達(dá)到了131 872 229,遠(yuǎn)大于JS-MASH結(jié)構(gòu)及其他結(jié)構(gòu)的輸出序列周期長度.從圖3(e)和(f)中可以看出,本文提出的結(jié)構(gòu)和HK-MASH都能有效地消除毛刺,達(dá)到平滑噪聲功率譜的效果,并且二者的效果相當(dāng),性能接近理想調(diào)制器.然而HK-MASH的輸出小數(shù)范圍無法覆蓋0~1,且存在輸出誤差問題,而本文的結(jié)構(gòu)中均不存在這些問題.

歸一化頻率

歸一化頻率

歸一化頻率

歸一化頻率

歸一化頻率

歸一化頻率

在PLL頻率綜合器應(yīng)用中,為了防止小數(shù)雜散的產(chǎn)生,Sigma-Delta調(diào)制器必須能夠在所有的輸入值下都具有平滑、無毛刺的輸出功率譜.圖4為本文提出的調(diào)制器在加法器為9位,模值為509的情況下得到所有輸入值下的輸出量化噪聲功率譜.從圖4中可以看出,調(diào)制器在所有的輸入情況下,輸出噪聲功率譜均是無毛刺、平滑的,滿足頻率綜合器的要求.

圖4 提出的調(diào)制器在所有輸入下的輸出功率譜

4 結(jié) 論

針對已有調(diào)制器無法同時解決輸出序列周期短、輸出存在誤差、輸出小數(shù)覆蓋范圍小的問題,提出了一種新型的調(diào)制器結(jié)構(gòu),該結(jié)構(gòu)采用了素數(shù)作為加法器的模,并在相鄰階數(shù)調(diào)制器之間增加了前饋網(wǎng)絡(luò),保證了調(diào)制器輸出小數(shù)范圍能夠覆蓋0~1,且輸出值與設(shè)定的小數(shù)值完全一致,不存在誤差.文中還建立了調(diào)制器的數(shù)學(xué)模型,證明了該調(diào)制器在任何輸入值和任何初始值下的輸出序列周期長度都能達(dá)到了M3,克服了已有結(jié)構(gòu)輸出序列周期短的問題,其中M為比2n0小的最大素數(shù),n0為調(diào)制器中加法器的位數(shù).仿真結(jié)果表明,得益于輸出序列周期更長,提出的調(diào)制器比已有的調(diào)制器更能有效地去除Sigma-Delta調(diào)制器輸出量化噪聲功率譜中的毛刺,噪聲整形效果更接近理想調(diào)制器.

[1]晏敏, 徐歡, 喬樹山, 等.小數(shù)分頻頻率合成器中Σ-Δ調(diào)制器設(shè)計與實現(xiàn) [J]. 湖南大學(xué)學(xué)報:自然科學(xué)版, 2014, 41(10): 91-95.

YAN Min, XU Huan, QIAO Shu-shan,etal. Design and implementation of Σ-Δ modulator in fractional-N frequency synthesizer [J]. Journal of Hunan University: Natural Sciences, 2014, 41(10): 91-95.(In Chinese)

[2]PIN-EN S, PAMARTI S. Fractional-N phase-locked-loop-based frequency synthesis: a tutorial [J]. IEEE Transactions on Circuits and Systems II: Express Briefs, 2009, 56(12): 881-885.

[3]VENERUS C, GALTON I. Delta-Sigma FDC based fractional-N PLLS [J]. IEEE Transactions on Circuits and Systems I: Regular Papers, 2013, 60(5): 1274-1285.

[4]KENNEDY M P, HONGJIA M, FITZGIBBON B,etal. 0.3-4.3 GHz Frequency-accurate fractional-N frequency synthesizer with integrated VCO and nested mixed-radix digital Δ-Σ modulator-based divider controller [J]. IEEE Journal of Solid-State Circuits, 2014, 49(7): 1595-1605.

[5]JAEWOOK S, HYUNCHOL S. A 1.9-3.8 GHz ΔΣ fractional-N PLL frequency synthesizer with fast auto-calibration of loop bandwidth and VCO frequency [J]. IEEE Journal of Solid-State Circuits, 2012, 47(3): 665-675.

[6]GONZALEZ-DIAZ V R, GARCIA-ANDRADE M A, FLORES-VERDAD G E,etal. Efficient dithering in MASH Sigma-Delta modulators for fractional frequency synthesizers [J]. IEEE Transactions on Circuits and Systems I: Regular Papers, 2010, 57(9): 2394-2403.[7]KENNEDY M P, FITZGIBBON B, DOBMEIER K. Spurious tones in digital delta sigma modulators with pseudorandom dither [C]// Proceedings of IEEE International Symposium on the Circuits and Systems(ISCAS).Beijing: IEEE,2013:2747-2750.

[8]FITZGIBBON B, PAMARTI S, KENNEDY M P. A spur-free MASH DDSM with high-order filtered dither [J]. IEEE Transactions on Circuits and Systems II: Express Briefs, 2011, 58(9): 585-589.

[9]BORKOWSKI M J, RILEY T A D, HAKKINEN J,etal. A practical Σ-Δ modulator design method based on periodical behavior analysis [J]. IEEE Transactions on Circuits and Systems II: Express Briefs, 2005, 52(10): 626-630.

[10]HOSSEINI K, KENNEDY M P. Mathematical analysis of a prime modulus quantizer MASH digital Delta-Sigma modulator [J]. IEEE Transactions on Circuits and Systems II: Express Briefs, 2007, 54(12): 1105-1109.

[11]HOSSEINI K, KENNEDY M P. Maximum sequence length MASH digital Delta-Sigma modulators [J]. IEEE Transactions on Circuits and Systems I: Regular Papers, 2007, 54(12): 2628-2638.

[12]HOSSEINI K, KENNEDY M P. Architectures for maximum-sequence-length digital Delta-Sigma modulators [J]. IEEE Transactions on Circuits and Systems II: Express Briefs, 2008, 55(11): 1104-1108.

[13]JINOOK S, IN-CHEOL P. Spur-free MASH Delta-Sigma modulation [J]. IEEE Transactions on Circuits and Systems I: Regular Papers, 2010, 57(9): 2426-2437.

[14]CHIA-YU Y, CHIH-CHUN H. Hardware simplification to the delta path in a MASH 111 Delta-Sigma modulator [J]. IEEE Transactions on Circuits and Systems II: Express Briefs, 2009, 56(4): 270-274.

An Optimal Design of Prime Sigma-Delta Modulator Based on Feed Forward

WANG Zhen-dao, RUAN Zhong-zhou?

(School of Physics and Electronics, Hunan Univ,Changsha, Hunan410082, China)

As the key module of fractional-N PLL(Phase Locked Loop), the Sigma-Delta modulator can significantly improve the performance of the fractional-N PLL by the way of noise shaping. However, when it comes to the three most important specifications: the output sequence cycle, the range and the error, the now existing modulators cannot improve them at the same time. As a contrast, the proposed novel Sigma-Delta modulator ameliorates the aforementioned three specifications simultaneously by adding a feed forward between two adjacent stages and adjusting the modulus of adders to prime number. Regardless of the input value and initial conditions, the presented modulator guarantees a sequence length of M3, which is almost M2/2 times of that in traditional modulator, whereMis the largest prime number smaller than 2n0,andn0is the bit width of adders. The simulation results show that, compared with the existing modulators, the proposed modulator can effectively remove the spur in the output spectrum and make it more close to the ideal Sigma-Delta modulator.

Sigma-Delta modulator; quantized noise; power spectrum; feed forward; prime number

1674-2974(2016)08-0108-07

2015-06-15

湖南省科技計劃資助項目(2014FJ3155)

王鎮(zhèn)道(1974-),男,湖南益陽人,湖南大學(xué)副教授,博士?通訊聯(lián)系人,E-mail:laoruan@hnu.edu.cn

TN74

A

猜你喜歡
調(diào)制器素數(shù)毛刺
兩個素數(shù)平方、四個素數(shù)立方和2的整數(shù)冪
低功耗高精度Sigma-Delta調(diào)制器的建模與設(shè)計
有關(guān)殆素數(shù)的二元丟番圖不等式
閥芯去毛刺工藝研究
一種鑄鐵鉆孔新型去毛刺刀具的應(yīng)用
一種新型的級聯(lián)Sigma-Delta調(diào)制器的建模設(shè)計
一種筒類零件孔口去毛刺工具
關(guān)于兩個素數(shù)和一個素數(shù)κ次冪的丟番圖不等式
關(guān)于素數(shù)簡化剩余系構(gòu)造的幾個問題
基于鎖相環(huán)技術(shù)的振蕩器穩(wěn)頻調(diào)制器仿真研究