何子月
摘? 要:EDA技術(shù)由CAD、CAE技術(shù)發(fā)展衍生而來。根據(jù)EDA技術(shù)發(fā)展歷史及技術(shù)變革掌握其特點(diǎn),將更好地明確EDA技術(shù)與通信電子線路技術(shù)應(yīng)用內(nèi)部的關(guān)聯(lián)。本文從通信電子線路設(shè)計(jì)及芯片設(shè)計(jì)視角分析其優(yōu)勢(shì),以此探究其在通信電子線路中的運(yùn)用方式,為未來EDA技術(shù)在通信電子線路設(shè)計(jì)領(lǐng)域更好地發(fā)揮核心技術(shù)優(yōu)勢(shì)提供參考。
關(guān)鍵詞:EDA技術(shù);通信電子線路;運(yùn)用方式
中圖分類號(hào):TN913 文獻(xiàn)標(biāo)識(shí)碼:A 文章編號(hào):2095-9052(2021)12-00-03
隨著EDA技術(shù)發(fā)展普及,它為通信電子線路與芯片設(shè)計(jì)發(fā)展提供了技術(shù)保障。充分了解EDA技術(shù)發(fā)展歷史,有助于明確通信電子線路、芯片技術(shù)發(fā)展與EDA技術(shù)的應(yīng)用關(guān)系,對(duì)更好地掌握EDA技術(shù)在通信電子線路中的應(yīng)用方式具有間接幫助。
一、EDA技術(shù)發(fā)展史及其技術(shù)變革
EDA全稱為“Electronic design automation”,是電子設(shè)計(jì)自動(dòng)化簡(jiǎn)稱。EDA技術(shù)集成信息技術(shù)發(fā)展、物理學(xué)等各個(gè)學(xué)科尖端理論思想,通過對(duì)芯片結(jié)構(gòu)布局、芯片布線及規(guī)則設(shè)計(jì)等內(nèi)容優(yōu)化,實(shí)現(xiàn)大規(guī)?;虺笠?guī)模集成電路設(shè)計(jì)。EDA技術(shù)的發(fā)展歷史,最早可以追溯至1957年美國Fairchild Semiconductor公司成立的早期階段。該階段,諾貝爾物理學(xué)獎(jiǎng)獲得者、英國裔的美國物理學(xué)家Shockley、William Bradford帶領(lǐng)Fairchild Semiconductor技術(shù)團(tuán)隊(duì)針對(duì)雙擴(kuò)散基型晶體管進(jìn)行開發(fā)。1958年初,該項(xiàng)產(chǎn)品開發(fā)初獲成功,并獲得美國IBM公司首筆訂單。彼時(shí),Robert Noyce在雙擴(kuò)散基型晶體管技術(shù)研發(fā)中發(fā)現(xiàn),若采用多晶體管集成策略進(jìn)行電路優(yōu)化,則能更好地提高電路系統(tǒng)運(yùn)行性能。但受限于公司經(jīng)濟(jì)條件及公司直接領(lǐng)導(dǎo)Shockley,該想法最終付諸東流。然而,Texas Instruments于1958首次在Fairchild Semiconductor團(tuán)隊(duì)中展示集成電路PCB設(shè)計(jì)方案,吸引了Gordon Moore及Robert Noyce等人的注意,該設(shè)計(jì)方案與1958年初Robert Noyce想法基本一致。隨著1959年Texas Instruments公司完成對(duì)PCB集成電路設(shè)計(jì)方案的專利注冊(cè),針對(duì)PCB集成電路設(shè)計(jì)專利權(quán)爭(zhēng)奪戰(zhàn)在兩家公司分別打響。最終經(jīng)過近10年的爭(zhēng)執(zhí),F(xiàn)airchild Semiconductor公司由于未能拿出設(shè)計(jì)實(shí)體逐漸在技術(shù)上失去優(yōu)勢(shì)。但受PCB技術(shù)應(yīng)用啟發(fā),Gordon Moore與Robert Noyce等人于1968年成立英特爾公司,專攻以PCB集成電路為載體的計(jì)算機(jī)微處理器研究。
隨著20世紀(jì)80年代英特爾公司計(jì)算機(jī)微處理器研究的大獲成功,使早期階段CAD電子芯片設(shè)計(jì)技術(shù)應(yīng)用得到廣泛普及。至此,芯片設(shè)計(jì)領(lǐng)域發(fā)展逐漸向CAD設(shè)計(jì)拓展。PCB集成電路設(shè)計(jì)方案不僅能解決手工前端設(shè)計(jì)導(dǎo)致電路設(shè)計(jì)錯(cuò)誤率高的難題,同時(shí)也一定程度提高了芯片數(shù)據(jù)計(jì)算能力及內(nèi)部信息交互能力,強(qiáng)化電子芯片使用性能,使集成電路設(shè)計(jì)發(fā)展能基于CAD技術(shù)優(yōu)勢(shì),滿足多元化電子芯片應(yīng)用需求。為更好地進(jìn)行技術(shù)優(yōu)化,英特爾及Motorola等公司率先進(jìn)行技術(shù)改革,直至20世紀(jì)80年代中期,基于CAE芯片設(shè)計(jì)模式廣泛應(yīng)用于電子芯片及通信電子線路設(shè)計(jì)。隨著計(jì)算機(jī)設(shè)備的不斷普及與互聯(lián)網(wǎng)發(fā)展體系進(jìn)一步完善,電子芯片設(shè)計(jì)發(fā)展逐漸向輕量化與高性能邁進(jìn)。此時(shí),微電子技術(shù)成為20世紀(jì)90年代末期新的時(shí)代風(fēng)潮。EDA技術(shù)發(fā)展便在計(jì)算機(jī)語言應(yīng)用與計(jì)算機(jī)應(yīng)用設(shè)計(jì)雙向融合時(shí)代背景下應(yīng)運(yùn)而生。1980年美國計(jì)算機(jī)科學(xué)家Lynn Conway發(fā)表的《超大規(guī)模集成電路系統(tǒng)導(dǎo)論》影響美國公司對(duì)新時(shí)期電路設(shè)計(jì)的研究,使EDA設(shè)計(jì)概念初期得到普及。但此時(shí)EDA技術(shù)理論仍然未能跳出CAE設(shè)計(jì)邏輯。1986年Verilog描述語言的誕生,為EDA技術(shù)應(yīng)用進(jìn)行定義,確定EDA技術(shù)發(fā)展的電子設(shè)計(jì)自動(dòng)化方案。1987年,美國為進(jìn)一步推動(dòng)信息化背景下的國防建設(shè),在原有的技術(shù)基礎(chǔ)上,設(shè)計(jì)硬件描述語言“VHDL”。在美國國防部的充分推進(jìn)下,EDA技術(shù)發(fā)展逐步從單一電路設(shè)計(jì)向仿生系統(tǒng)開發(fā)及邏輯綜合運(yùn)算等領(lǐng)域拓展。最終,在高性能計(jì)算機(jī)設(shè)備加持下,EDA軟件開發(fā)及硬件編譯語言的運(yùn)用,成為決定EDA技術(shù)發(fā)展特性的重要因素,從而使EDA技術(shù)成為集描述語言、驗(yàn)證語言與系統(tǒng)級(jí)仿真技術(shù)于一體的超大規(guī)模集成電路設(shè)計(jì)唯一方式。
二、EDA技術(shù)應(yīng)用優(yōu)勢(shì)
EDA技術(shù)具有較高的綜合性,在技術(shù)應(yīng)用過程中,可以依據(jù)內(nèi)部多元化技術(shù)機(jī)制對(duì)各類設(shè)計(jì)方案進(jìn)行系統(tǒng)化解析,同時(shí)此類技術(shù)模式可以真正根植到電子通信中,極大增強(qiáng)系統(tǒng)終端與執(zhí)行終端之間的對(duì)接精度。從EDA技術(shù)的應(yīng)用形式而言,其所起到的應(yīng)用優(yōu)勢(shì)如下。一是在技術(shù)方面,突破傳統(tǒng)通信工程的限制因素,增加通信線路內(nèi)部數(shù)據(jù)信息的傳輸質(zhì)量及精度,規(guī)避數(shù)據(jù)不對(duì)稱或延時(shí)的問題。二是在電子信息方面,EDA易電技術(shù)具備的系統(tǒng)性功能,可以對(duì)整個(gè)通信系統(tǒng)的運(yùn)行模式進(jìn)行自適應(yīng)優(yōu)化處理,不僅可以將通信技術(shù)以及自動(dòng)化技術(shù)賦能于整個(gè)通信傳輸結(jié)構(gòu)之中,還可以對(duì)各類內(nèi)容進(jìn)行詳細(xì)化解析,結(jié)合內(nèi)部智能優(yōu)化功能,對(duì)整個(gè)通信系統(tǒng)以及數(shù)據(jù)傳輸結(jié)構(gòu)進(jìn)行自完善處理,真正實(shí)現(xiàn)以技術(shù)為驅(qū)動(dòng)的行業(yè)轉(zhuǎn)型。三是EDA技術(shù)還可在電路系統(tǒng)軟件設(shè)計(jì)中進(jìn)行應(yīng)用,不局限于環(huán)節(jié)性的操作限制,將整個(gè)系統(tǒng)運(yùn)作作為一個(gè)主體,在系統(tǒng)復(fù)雜性、綜合性的運(yùn)行模式下,將技術(shù)根植于各個(gè)環(huán)節(jié)之中,即便是在復(fù)雜原理結(jié)構(gòu)設(shè)計(jì)時(shí),也可以依據(jù)EDA仿真系統(tǒng)對(duì)整個(gè)設(shè)計(jì)模式及設(shè)計(jì)后的運(yùn)營機(jī)制進(jìn)行仿真模擬分析,提高整個(gè)機(jī)構(gòu)的操控精準(zhǔn)性。四是EDA技術(shù)在語言描述過程中,可以針對(duì)各類復(fù)雜的數(shù)據(jù)系統(tǒng)進(jìn)行自動(dòng)化設(shè)計(jì),可以依據(jù)數(shù)據(jù)信息傳輸出一類信息指標(biāo),針對(duì)整個(gè)通信工程類的數(shù)據(jù)運(yùn)行模式,將指標(biāo)與對(duì)應(yīng)參數(shù)相整合,提高資源利用效率和規(guī)避數(shù)據(jù)傳輸風(fēng)險(xiǎn)問題。從未來發(fā)展趨勢(shì)來講,EDA技術(shù)的應(yīng)用可以全面推動(dòng)電子通信行業(yè)的發(fā)展,且伴隨其不斷優(yōu)化與完善,在行業(yè)發(fā)展中起到的優(yōu)勢(shì)也將逐步凸顯出來,其具備的語言數(shù)字表述能力、設(shè)計(jì)能力、自適應(yīng)能力等,將伴隨著系統(tǒng)的多樣化處理,為通信工程項(xiàng)目的發(fā)展提供技術(shù)支撐。
三、EDA技術(shù)在通信電子線路中的應(yīng)用方式
(一)射頻電子線路設(shè)計(jì)應(yīng)用
射頻電子線路設(shè)計(jì)由結(jié)構(gòu)制圖及邏輯測(cè)試兩個(gè)部分組成。前期階段結(jié)構(gòu)制圖,可以選用Protel軟件進(jìn)行制圖分析,并基于VHDL描述語言的應(yīng)用,對(duì)其進(jìn)行編譯結(jié)果分析與仿真測(cè)試。其中,可編程編譯設(shè)計(jì)軟件與系統(tǒng)設(shè)計(jì)軟件的應(yīng)用,主要負(fù)責(zé)對(duì)電子線路內(nèi)容系統(tǒng)進(jìn)行配置及協(xié)調(diào),確保各個(gè)系統(tǒng)器件能協(xié)同運(yùn)行。一旦完成對(duì)線路的邏輯映射,則可對(duì)其進(jìn)行適配編譯,使其適用于電路系統(tǒng)設(shè)備。由于設(shè)計(jì)階段與設(shè)備使用階段存在環(huán)境差異,因此射頻電子線路設(shè)計(jì)不僅要通過仿真測(cè)試模擬真實(shí)使用情況,同時(shí)也要針對(duì)設(shè)備使用中可能產(chǎn)生的問題進(jìn)行分析。例如,在計(jì)算機(jī)DIMM內(nèi)存與SIMM內(nèi)存設(shè)計(jì)方面,早期階段通信電子線路設(shè)計(jì),僅考慮電子交互穩(wěn)定性及電壓穩(wěn)定性,未考慮設(shè)備內(nèi)部電壓及靜電流對(duì)設(shè)備的影響。后續(xù)階段部分計(jì)算機(jī)SIMM與DIMM內(nèi)存使用,通常需要加裝屏蔽罩對(duì)這一問題進(jìn)行解決。射頻電子線路仿真系統(tǒng),則是基于此類環(huán)境應(yīng)用測(cè)試,對(duì)系統(tǒng)邏輯糾錯(cuò)。因此,射頻電子線路設(shè)計(jì)對(duì)EDA技術(shù)的應(yīng)用,一定程度提高了射頻電子線路設(shè)計(jì)精度,為行業(yè)發(fā)展提供有效助力。
(二)分頻器設(shè)備設(shè)計(jì)應(yīng)用
電子設(shè)備設(shè)計(jì)的使用,大部分采用模塊化設(shè)計(jì)替代集中化設(shè)計(jì)方案。模塊化設(shè)計(jì)的主要優(yōu)勢(shì)在于[1],能更好地整合電子設(shè)計(jì)產(chǎn)業(yè)資源,并提高電子設(shè)備實(shí)際使用壽命,使電子設(shè)備內(nèi)部單一模塊的損壞,不會(huì)對(duì)設(shè)備整體壽命產(chǎn)生直接影響。分頻器設(shè)備的使用,主要在音響與部分電子設(shè)備中有所運(yùn)用。電子設(shè)備模塊化設(shè)計(jì)方案雖然具有諸多優(yōu)勢(shì),但不同企業(yè)設(shè)計(jì)參數(shù)并不一致。分頻器需要將各類設(shè)備模塊運(yùn)行頻率控制在相對(duì)合理的范圍內(nèi),有效協(xié)調(diào)電子設(shè)備內(nèi)部資源應(yīng)用,保證電子設(shè)備正常使用。早期階段,分頻器設(shè)備設(shè)計(jì)主要采用半整數(shù)與整數(shù)分頻兩種方案。由于設(shè)計(jì)方案不同,與之對(duì)應(yīng)使用的設(shè)備也有所不同,使電子設(shè)備內(nèi)部器件通用性大打折扣。分頻器設(shè)備設(shè)計(jì)對(duì)EDA技術(shù)的應(yīng)用,進(jìn)一步解決了分頻器適配能力不足的問題,使分頻器各類設(shè)計(jì)方案能適用于多種不同使用環(huán)境?;贓DA技術(shù)分頻器設(shè)計(jì),采用整數(shù)分頻設(shè)計(jì)邏輯,通過設(shè)置內(nèi)部時(shí)鐘對(duì)分頻器周期數(shù)值進(jìn)行固定,而后結(jié)合各個(gè)器件實(shí)際頻率按照統(tǒng)一時(shí)鐘周期進(jìn)行同步,以計(jì)數(shù)器數(shù)據(jù)為基本參考,對(duì)數(shù)據(jù)頻率進(jìn)行修正,使分頻器的分頻處理方式及邏輯得以簡(jiǎn)化。在實(shí)際設(shè)計(jì)方面,需要先對(duì)分頻器參數(shù)進(jìn)行采集,在確定參數(shù)之后,利用VHDL描述語言生成設(shè)備運(yùn)行程序[2]。若分頻器能正常運(yùn)行,則代表前期階段設(shè)計(jì)不存在錯(cuò)誤問題。此時(shí),可以針對(duì)分頻器設(shè)計(jì)進(jìn)行仿真模擬測(cè)試,按照使用要求設(shè)置時(shí)鐘時(shí)間參數(shù)。如果分頻器能按照四分頻電路設(shè)計(jì)要求通過測(cè)試,則完成整體EDA設(shè)計(jì)流程。
在具體設(shè)計(jì)期間可以由下列幾道工序所組成,且各類工序之間的邏輯性排列、增強(qiáng)數(shù)據(jù)傳輸質(zhì)量、令分頻器設(shè)備各項(xiàng)功能的實(shí)現(xiàn)具備有序性特征。一是EDA技術(shù)在應(yīng)用時(shí),依據(jù)系統(tǒng)內(nèi)所標(biāo)定的程序加裝一個(gè)允許機(jī)制,此時(shí)在標(biāo)記以后信息進(jìn)入程序,則自動(dòng)啟動(dòng)OEP操作,此過程中EDA技術(shù)可以按照設(shè)計(jì)類型以及文件傳輸模式,自動(dòng)選取相對(duì)應(yīng)的數(shù)據(jù)留存路徑?;蛘呤窃谙到y(tǒng)中創(chuàng)設(shè)一個(gè)新的文件夾,供后續(xù)數(shù)據(jù)產(chǎn)生與存儲(chǔ),通過文件夾的下載實(shí)現(xiàn)數(shù)據(jù)的高效率整合,規(guī)避后期因?yàn)閿?shù)據(jù)存儲(chǔ)冗余問題而造成的資源浪費(fèi)現(xiàn)象。二是依據(jù)目標(biāo)芯片的型號(hào),自動(dòng)選取相對(duì)應(yīng)的數(shù)據(jù)類型,在整個(gè)系統(tǒng)內(nèi)部的參數(shù)庫中進(jìn)行逐一選定,此時(shí)則應(yīng)依據(jù)芯片類型來對(duì)EDA工具進(jìn)行自動(dòng)選取,在技術(shù)實(shí)現(xiàn)過程中可以正確做到技術(shù)操作模式與芯片運(yùn)行功能的精準(zhǔn)對(duì)接[3]。三是在對(duì)輔助類軟件進(jìn)行語言描述時(shí),EDA系統(tǒng)內(nèi)部的圖標(biāo)及數(shù)據(jù)標(biāo)記生成相應(yīng)程序,在程序輸入之后,可以選定生程選項(xiàng),自主生成文件夾,依據(jù)文件內(nèi)容對(duì)文件名稱進(jìn)行設(shè)定,此時(shí)在工具欄則可以通過圖標(biāo)形式確定此類文件內(nèi)容。如果系統(tǒng)提示操作錯(cuò)誤的話,則表明此類設(shè)計(jì)內(nèi)容存在問題,工作人員應(yīng)針對(duì)各項(xiàng)程序的編寫進(jìn)行重新檢查;如果系統(tǒng)自動(dòng)生成圖標(biāo),則表明此類分頻器設(shè)計(jì)合理。四是在文件生成以后,系統(tǒng)需要針對(duì)文件內(nèi)的各類程序完成波形圖的仿真模擬處理,文件中的波形參數(shù)在選定過程中,工作人員應(yīng)手動(dòng)點(diǎn)擊空白區(qū)域,將此類文檔移入仿真端口內(nèi),對(duì)后續(xù)操作模式進(jìn)行選定處理。五是在完成上述仿真工序之后,需要對(duì)仿真時(shí)間以及仿真空間進(jìn)行選定,合理分配高電平與低電平的范圍,確保模擬工序在運(yùn)行期間不會(huì)產(chǎn)生數(shù)據(jù)錯(cuò)誤對(duì)接的現(xiàn)象。
(三)電子通信線路設(shè)計(jì)教學(xué)應(yīng)用
EDA技術(shù)是未來通信電子線路設(shè)計(jì)發(fā)展的必然趨勢(shì),也是芯片設(shè)計(jì)發(fā)展研究中不可或缺的重要內(nèi)容。因此,EDA技術(shù)流程雖然較為復(fù)雜,但由于具有完善的技術(shù)應(yīng)用體系,使其能針對(duì)各項(xiàng)環(huán)節(jié)進(jìn)行集成化內(nèi)容展示。將EDA技術(shù)應(yīng)用于電子通信設(shè)計(jì)教育領(lǐng)域,能更好地為專業(yè)人才培養(yǎng)提供支持。目前,國內(nèi)部分高校已將EDA技術(shù)應(yīng)用于電子通信線路設(shè)計(jì)人才培養(yǎng),通過對(duì)EDA技術(shù)應(yīng)用流程及技術(shù)特點(diǎn)詳細(xì)解析,能進(jìn)一步開展多元化電子通信線路設(shè)計(jì)實(shí)踐,打破早期階段技術(shù)人才培養(yǎng)存在的教育實(shí)踐技術(shù)壟斷問題,切實(shí)發(fā)揮EDA技術(shù)透明化、集成化優(yōu)勢(shì),為人才教育積累提供有力保障。除此之外,EDA技術(shù)中各類軟件在高校教育方面普及,可以進(jìn)一步提高專業(yè)人才對(duì)軟件系統(tǒng)的操作能力,使通信電子線路專業(yè)人才培養(yǎng)可以充分實(shí)現(xiàn)教育與崗位實(shí)踐有效對(duì)接,為后續(xù)階段人才教育培養(yǎng)工作穩(wěn)步推進(jìn)奠定良好根基。
大部分院校采取合作辦學(xué)模式,依據(jù)企業(yè)資源以及高校教學(xué)體系設(shè)定處仿真型EDA實(shí)驗(yàn)室,對(duì)電子通信線路及其技術(shù)進(jìn)行深入探討。此類實(shí)驗(yàn)室的建設(shè)與應(yīng)用,不僅可以為學(xué)生提供一個(gè)實(shí)踐管理場(chǎng)所,還可以為教育科研活動(dòng)提供平臺(tái),使全體師生在操作期間可以依據(jù)各類參數(shù)進(jìn)行模擬分析。EDA仿真實(shí)驗(yàn)室起到的驗(yàn)證性實(shí)驗(yàn)功能,可激發(fā)學(xué)生的創(chuàng)新能力,使其在學(xué)習(xí)期間也可以真實(shí)了解各類屬性信息以及技術(shù)工藝所起到的實(shí)際價(jià)值。例如,在對(duì)輸入與輸出信號(hào)的波形頻譜進(jìn)行分析時(shí),主要是通過仿真軟件對(duì)通信電子線路的運(yùn)行模式進(jìn)行分析與檢測(cè),整個(gè)數(shù)據(jù)處理模式可以精準(zhǔn)闡釋電子線路運(yùn)行的各個(gè)特征,結(jié)合通信設(shè)備以及各類信息傳輸結(jié)構(gòu),將繁雜的理論知識(shí)點(diǎn)進(jìn)行可視化、立體化的描述,降低計(jì)算能力,減少資源消耗,并可針對(duì)各類抽象化知識(shí)予以解析,增強(qiáng)學(xué)生的實(shí)踐能力,滿足應(yīng)用型人才的教育訴求[4]。
(四)電子通信線路仿真系統(tǒng)分析
EDA技術(shù)在電子通信線路仿真驗(yàn)證領(lǐng)域亦有廣泛應(yīng)用。受益于EDA技術(shù)仿真技術(shù)應(yīng)用特點(diǎn),運(yùn)用Multisim2001軟件,能對(duì)電子通信線路進(jìn)行一系列仿真測(cè)試。不同于傳統(tǒng)意義上對(duì)電子通信線路的仿真功能模擬,EDA技術(shù)將模擬系統(tǒng)嵌入Multisim2001軟件內(nèi)部,使其能更好地滿足多元化電子通信線路仿真檢測(cè)需求。例如,早期階段雙邊帶制電路仿真測(cè)試相對(duì)困難,受電力結(jié)構(gòu)的影響,無法充分掌握電力通信系統(tǒng)內(nèi)部波形。EDA技術(shù)對(duì)Multisim2001軟件的開發(fā)則能有效解決這一問題,實(shí)現(xiàn)對(duì)雙邊帶制電路波形的進(jìn)一步監(jiān)控。通過EDA技術(shù)能直接對(duì)雙邊帶制電路負(fù)載能力進(jìn)行了解,對(duì)于更好地優(yōu)化電子通信線路結(jié)構(gòu)具有一定幫助。另外,Multisim2001軟件由于操作相對(duì)簡(jiǎn)單,能簡(jiǎn)化傳統(tǒng)電子通信線路仿真測(cè)試流程,可極大提高電子通信線路仿真測(cè)試效率,解決電子通信線路生產(chǎn)制作環(huán)節(jié)檢測(cè)效率不高問題。因此,EDA技術(shù)在電子通信線路仿真系統(tǒng)測(cè)試方面,具有高效化、高準(zhǔn)確性及高穩(wěn)定性等多種特點(diǎn),彌補(bǔ)傳統(tǒng)仿真技術(shù)不足,為電子通信線路優(yōu)化及線路設(shè)計(jì)提供高水平仿真檢測(cè)支持。此外,仿真系統(tǒng)的建設(shè)是將整個(gè)操作模式獨(dú)立于計(jì)算機(jī)系統(tǒng)之外,在工作人員進(jìn)行實(shí)驗(yàn)或者教學(xué)時(shí),整個(gè)系統(tǒng)的運(yùn)作模式如果受到損壞也不會(huì)對(duì)計(jì)算機(jī)服務(wù)器產(chǎn)生任何影響,因?yàn)檎w操作工具是由軟件所設(shè)定的模擬空間進(jìn)行仿真化處理的,其與物理服務(wù)器所產(chǎn)生的獨(dú)立屬性,能極大提高整個(gè)操作空間權(quán)限,實(shí)驗(yàn)人員可以大膽地發(fā)揮自己的想象力與創(chuàng)造力,將各類理論知識(shí)予以認(rèn)證。這樣才可以在不斷的操作與實(shí)踐過程中,激發(fā)實(shí)驗(yàn)人員或?qū)W生的探索欲望,為后期技術(shù)的優(yōu)化與完善提供理論支撐。
四、結(jié)語
綜上所述,EDA技術(shù)發(fā)展經(jīng)歷多個(gè)歷史時(shí)期。隨著現(xiàn)代信息技術(shù)發(fā)展及芯片制造技術(shù)發(fā)展不斷進(jìn)步,EDA技術(shù)在通信電子線路中設(shè)計(jì)應(yīng)用將愈發(fā)廣泛,對(duì)于推動(dòng)通信電子線路設(shè)計(jì)創(chuàng)新及芯片設(shè)計(jì)探索具有重要意義。期待在未來的發(fā)展過程中,科研人員深度挖掘出EDA實(shí)驗(yàn)室技術(shù)體系的應(yīng)用價(jià)值,將電子信息工程、自動(dòng)化智能化控制工程等作為技術(shù)研發(fā)重心,保證每類技術(shù)的應(yīng)用與實(shí)現(xiàn)可以真正凸顯出科學(xué)創(chuàng)新的重要性。
參考文獻(xiàn):
[1]司偉.院校學(xué)報(bào)信息管理系統(tǒng)[D].電子科技大學(xué)碩士論文,2011.
[2]苗澎,等.EDA在通信電子線路實(shí)驗(yàn)中的教學(xué)實(shí)踐[J].電氣電子教學(xué)學(xué)報(bào),2018,40(6):71-74.
[3]崔健,黃思淇,賈港澳.通信電子線路中EDA技術(shù)的實(shí)踐運(yùn)用淺析[J].電子元器件與信息技術(shù),2020,4(8):40-41.
[4]徐徐.電子線路設(shè)計(jì)中EDA技術(shù)的應(yīng)用分析[J].科學(xué)技術(shù)創(chuàng)新,2019(16):191-192.
(責(zé)任編輯:董維)