国产日韩欧美一区二区三区三州_亚洲少妇熟女av_久久久久亚洲av国产精品_波多野结衣网站一区二区_亚洲欧美色片在线91_国产亚洲精品精品国产优播av_日本一区二区三区波多野结衣 _久久国产av不卡

?

基于FPGA的UART設(shè)計

2012-01-15 06:03謝謝
電子設(shè)計工程 2012年16期
關(guān)鍵詞:數(shù)據(jù)位發(fā)送器發(fā)送數(shù)據(jù)

謝謝

(陜西烽火電子股份有限公司 陜西 寶雞721006)

通 用 異 步 收 發(fā) 器 (Universal Asynchronous Receiver/Transmitter,UART)可以和各種標(biāo)準(zhǔn)串行接口,如RS232和RS485等進(jìn)行全雙工異步通信,具有傳輸距離遠(yuǎn)、成本低、可靠性高等優(yōu)點。一般UART由專用芯片來實現(xiàn),但專用芯片引腳都較多,內(nèi)含許多輔助功能,在實際使用時往往只需要用到UART的基本功能,使用專用芯片會造成資源浪費和成本提高。當(dāng)我們不需要用到完整的的UART功能和一些輔助功能時,就可以將需要的UART功能集成用FPGA來實現(xiàn),然而,F(xiàn)PGA內(nèi)部并不擁有CPU控制單元,無法處理由UART控制器產(chǎn)生的中斷,所以FPGA不能利用現(xiàn)成的UART控制器構(gòu)成異步串行接口,必須將UART控制器的功能集成到FPGA內(nèi)部。從而可以大大的減少了體積、簡化了電路,也提高了系統(tǒng)的靈活性。

1 UART的工作原理

UART是一種串行數(shù)據(jù)總線,用于異步通信,并且雙向通信,可實現(xiàn)全雙工發(fā)送和接收?;镜腢ART只需要兩條信號線(TXD、RXD)和一條地線就可以完成數(shù)據(jù)的互相通信,接收和發(fā)送互不干擾,這樣就大大節(jié)省了傳輸費用。由于UART是異步通信,所以需要對數(shù)據(jù)進(jìn)行同步。UART發(fā)送/接收數(shù)據(jù)的傳輸格式如圖1所示,一個字符單位由開始位、數(shù)據(jù)位、校驗位、停止位組成(其中校驗位可供選)。

圖1 異步串口傳輸格式Fig.1 Asynchronous serial transmission format

發(fā)送或接收一個完整的字節(jié)信息,首先是一個作為起始位的邏輯“0”位,接著是8個數(shù)據(jù)位,然后是停止位邏輯“1”位,數(shù)據(jù)線空閑時為高或“1”狀態(tài)。在字符的8位數(shù)據(jù)部分,先發(fā)送數(shù)據(jù)的最低位,最后發(fā)送最高位。每位持續(xù)時間是固定的,由發(fā)送器本地時鐘控制,每秒發(fā)送的數(shù)據(jù)位個數(shù),即為“波特率”。起始位和停止位起著很重要的作用。顯然,它們標(biāo)志每個字符的開始和結(jié)束,但更重要的是他們使接收器能把他的局部時鐘與每個新開始接收的字符再同步。異步通信沒有可參照的時鐘信號,發(fā)送器隨時都可能發(fā)送數(shù)據(jù),任何時刻串行數(shù)據(jù)到來時,接收器必須準(zhǔn)確地發(fā)現(xiàn)起始位下降沿的出現(xiàn)時間,從而正確地采樣緊接著的10或者11位(包括開始位、數(shù)據(jù)位和停止位),接收器的時鐘和發(fā)送器的時鐘不是同一個,因此,接收器所確定的采樣點的間隔和發(fā)送器所確定的位間隔時間不同,這點要特別注意。

2 UART功能設(shè)計

異步通信的一幀傳輸經(jīng)歷以下步驟:1)空閑狀態(tài)。發(fā)送方連續(xù)發(fā)送信號,處于信息“1”狀態(tài)。2)開始傳輸。發(fā)送方在任何時刻將傳號變成空號,即“1”跳變到“0”,并持續(xù) 1位時間表明發(fā)送方開始傳輸數(shù)據(jù)。而同時,接收方收到空號后,開始與發(fā)送方同步,并期望收到隨后的數(shù)據(jù)。3)奇偶傳輸。數(shù)據(jù)傳輸之后是可供選擇的奇偶位發(fā)送或接收。4)停止傳輸。最后是發(fā)送或接收的停止位,其狀態(tài)恒為“1”。

設(shè)計的基本原則是保留最主要的功能,基于FPGA的UART系統(tǒng)由波特率時鐘發(fā)生器、接收器和發(fā)送器3個子模塊組成,如圖2所示。

圖2 UART功能框圖Fig.2 UART functional block diagram

2.1 波特率發(fā)生器設(shè)計

波特率發(fā)生器實質(zhì)是設(shè)計一個分頻器,用于產(chǎn)生和RS232通信同步的時鐘。在系統(tǒng)中用一個計數(shù)器來完成這個功能,分頻系數(shù)N決定了波特率的數(shù)值。該計數(shù)器一般工作在一個頻率較高的系統(tǒng)時鐘下,當(dāng)計數(shù)到N/2時將輸出置為高電平,再計數(shù)到N/2的數(shù)值后將輸出置為低電平,如此反復(fù)即可得到占空比50%的波特率時鐘,具體的波特率依賴于所使用的系統(tǒng)時鐘頻率和N的大小。如系統(tǒng)時鐘頻率是6.4 MHz,要求波特率是9 600,則16倍波特率時鐘的周期約等于42個系統(tǒng)時鐘周期,則計數(shù)器取42/2=21時,當(dāng)計數(shù)溢出時輸出電平取反就可以得到16倍約定波特率的時鐘。

使用VHDL來描述波特率發(fā)生器的完整代碼如下:Process(rst,clk6_4M)

if rst=‘0’then --0復(fù)位

count<=0;

bclkr<= ‘0’;

elsif rising_edge(clk6_4M) then

if(count=20)

count<=0;

bclkr<=not bclkr; ‘--生成16倍于波特率的clock,6.4 MHz晶振。

else

count<=count+1;

end if;

end if;

end process;

2.2 發(fā)送器設(shè)計

UART發(fā)送器的設(shè)計較容易,只要每隔一個發(fā)送周期按照數(shù)據(jù)幀格式及要求的速率輸出數(shù)據(jù)即可。沒有數(shù)據(jù)要發(fā)送時,發(fā)送數(shù)據(jù)寄存器為空,發(fā)送器處于空閑狀態(tài);當(dāng)檢測到發(fā)送數(shù)據(jù)寄存器滿信號后,發(fā)送器及發(fā)送起始位,同時8個數(shù)據(jù)位被并行裝入發(fā)送移位寄存器,停止位緊接著數(shù)據(jù)位指示一幀數(shù)據(jù)結(jié)束。只有發(fā)送數(shù)據(jù)寄存器為空時,RAM中的待發(fā)數(shù)據(jù)才能被裝入。程序中使用計數(shù)器要保證各位周期定時正確。

2.3 接收器設(shè)計

接收器的工作過程如下,串行數(shù)據(jù)幀和接收時鐘是異步的,發(fā)送來的數(shù)據(jù)由邏輯1變?yōu)檫壿?可以視為一個數(shù)據(jù)幀的開始。接收器先要捕捉起始位,然而,通信線上的噪音也極有可能使傳號“1”跳變到空號“0”。所以接收器以16倍的波特率對這種跳變進(jìn)行檢測,確定rxd輸入由1到0,邏輯0要8個bclkr(16倍的波特率時鐘)周期,才是正常的起始位,而不是噪音引起的,其中若有一次采樣得到的為高電平則認(rèn)為起始信號無效,返回初始狀態(tài)重新等待起始信號的到來。

采到正確的起始位后,就開始接收數(shù)據(jù),最可靠的接收應(yīng)該是接收時鐘的出現(xiàn)時刻正好對著數(shù)據(jù)位的中央。由于在起始位檢測時,已使時鐘對準(zhǔn)了位中央,用16倍波特率的時鐘作為接收時鐘,就是為了確保在位寬的中心時間對接收的位序列進(jìn)行可靠采樣,當(dāng)采樣計數(shù)器計數(shù)結(jié)束后所有數(shù)據(jù)位都已經(jīng)輸入完成。最后對停止位的高電平進(jìn)行檢測,若正確檢測到高電平,說明本幀的各位正確接收完畢,否則出錯。最后將正確的數(shù)據(jù)轉(zhuǎn)存到數(shù)據(jù)寄存器中,輸出數(shù)據(jù)。還要輸出一個數(shù)據(jù)接收標(biāo)志信號標(biāo)志數(shù)據(jù)接收完。

利用有限狀態(tài)機(jī)實現(xiàn),完整代碼如下:

process(bclkr,reset,rxd_sync)

variable count :std_logic_vector(3 downto 0); --定義中間變量

variable rcnt :integer:=0;

variable rbufs :std_logic_vector(7 downto 0);

begin

if reset='0'then --0復(fù)位

state<=r_start;

count:="0000";

elsif rising_edge(bclkr) then

case state is

when r_start=> --狀態(tài)1,等待起始位

if rxd_sync='0'then

state<=r_center; --檢測到起始位,進(jìn)入下一個狀態(tài)(r_center狀態(tài))

r_ready<=‘0’;

rcnt:=0;

else

state<=r_start; --沒 檢 測 到 起 始位,仍處于r_start狀態(tài)

r_ready<=‘0’;

end if;

when r_center=> --狀態(tài)2,求出每位的中點

if rxd_sync='0'then

if count>="0100"then--保持邏輯0超過1/4個位時間的信號一定是起始位

state<=r_wait;

count:="0000";

else

count:=count+1;

state<=r_center;

end if;

else

state<=r_start;

end if;

when r_wait=> --狀態(tài)3,等待狀態(tài)

if count>=“1110”then --等待 15個 clkb周期

count:=“0000”;

if rcnt=framlenr then--已經(jīng)采集8 bit數(shù)據(jù)

state<=r_stop;

else

state<=r_sample;

end if;

else--等待,一直等到15個bclkr周期

count:=count+1;

state<=r_wait;

end if;

when r_sample=>

rbufs (rcnt):=rxd_sync; --數(shù)據(jù)時低位在前,高位在后,先轉(zhuǎn)換低位數(shù)據(jù)

rcnt:=rcnt+1;

state<=r_wait; --狀態(tài) 4,數(shù)據(jù)位采樣檢測,檢測是否已經(jīng)收到8 bit數(shù)據(jù)

when r_stop=> --并沒有處理停止位。所以輸出數(shù)據(jù)不加停止位

r_ready<=‘1;; --輸出幀接收完畢信號

rbuf<=rbufs;

state<=r_start; --狀態(tài)4,輸出幀接收完畢信號

when others=>

state<=r_start;

end case;

end if;

end process;

3 仿 真

本設(shè)計在Altera Cyclone系列的EPlC3T100I7芯片上進(jìn)行了驗證,對發(fā)送模塊和接收模塊的仿真結(jié)果分別如圖3、圖4所示。發(fā)送的數(shù)據(jù)能嚴(yán)格按照串行通信協(xié)議進(jìn)行傳輸;接收的數(shù)據(jù)也完全正確。仿真無誤后,使用QuarltusⅡ軟件將編譯好的.pof格式文件載到配置芯片EPCS1中。結(jié)果通信數(shù)據(jù)完全正確,電路工作穩(wěn)定、可靠。

用FPGA設(shè)計UART,可以用片上很少的邏輯單元實現(xiàn)UART的基本功能。與傳統(tǒng)設(shè)計相比,能有效減少系統(tǒng)的PCB面積,降低系統(tǒng)的功耗,提高設(shè)計的穩(wěn)定性和可靠性,充分利用FPGA的剩余資源。并可方便地進(jìn)行系統(tǒng)升級和移植。

圖3 發(fā)送模塊仿真Fig.3 Receiver simulation

圖4 接收模塊仿真Fig.4 Transmitter simulation

4 結(jié) 論

該設(shè)計具有很大的靈活性,通過調(diào)整波特率發(fā)生器的分頻參數(shù),就可以使其工作在不同的頻率。采用16倍波特率的采樣時鐘,可以實時有效監(jiān)測數(shù)據(jù)的起始位,并對數(shù)據(jù)位進(jìn)行中央采樣,從而保證了所采樣數(shù)據(jù)的正確性。該模塊可以作為一個完整的IP核,靈活地移植進(jìn)各種型號FPGA中,在實際應(yīng)用時也可嵌入到其他系統(tǒng)中,有很好的借鑒和參考價值。

[1]黃智偉.FPGA系統(tǒng)設(shè)計與實踐[M].北京:電子工業(yè)出版社,2005.

[2]趙鑫,蔣亮.VHDL與數(shù)字電路設(shè)計[M].北京:機(jī)械工業(yè)出版社,2005.

[3]姜寧,范多旺.基于FPGA/CPLD的通用異步通信接口UART的設(shè)計[J].信息技術(shù)與信息化,2006(1):86-88.JIANG Ning,F(xiàn)AN Duo-wang.The design of UART based on FPGA/CPLD[J].Information Technology and Information,2006(1):86-88.

[4]于宏毅,王大鳴,顧雪琳.簡化UART功能的FPGA實現(xiàn)[J].現(xiàn)代電子技術(shù),2004,4(171):64-66.YU Hong-yi,WANG Da-ming,GU Xue-lin.Implementation of UART on FPGA[J].Modern Electronic Technology,2004,4(171):64-66.

[5]聶濤,許世宏.基于FPGA的UART設(shè)計[J].現(xiàn)代電子技術(shù),2006,2(217):127-129.NIE Tao,XU Shi-hong.Design of UART Based on FPGA[J].Modern Electronic Technology,2006,2(217):127-129.

[6]何勇.基于FPGA的UART設(shè)計與實現(xiàn)[J].現(xiàn)代電子技術(shù),2010(11):95-99.HE Yong.Design and implementation of UART based on FPGA[J].Modern Electronic Technology,2010(11):95-99.

猜你喜歡
數(shù)據(jù)位發(fā)送器發(fā)送數(shù)據(jù)
A320飛機(jī)大氣數(shù)據(jù)的采集和計算在排故中的應(yīng)用
移頻發(fā)送器冗余切換設(shè)計研究
一種車載自組織網(wǎng)絡(luò)的媒體接入控制協(xié)議
基于馬爾科夫鏈的LoRaWAN網(wǎng)絡(luò)節(jié)點性能分析
帶標(biāo)記方式的CRDSA++協(xié)議性能分析*
微弱GPS信號避開比特跳變的捕獲算法
用于獲取車輛中的旋轉(zhuǎn)構(gòu)件的旋轉(zhuǎn)角度的傳感器組件
使用IPSec安全傳輸數(shù)據(jù)
一種適用于FPGA系統(tǒng)中的變速箱電路設(shè)計
減少調(diào)度自動化設(shè)備通訊串口丟包率的措施